# 目录

| 第1章计算机系统概述           | 3  |
|----------------------|----|
| 1.1 计算机系统层次结构        | 3  |
| 1.2 计算机性能指标          | 4  |
| 第 2 章数据的表示和运算        | 7  |
| 2.1 数制与编码            | 7  |
| 2.2 整数表示和运算          | 7  |
| 2.3 浮点数的表示和运算        | 9  |
| 2.4 C 语言中的类型转换       | 12 |
| 2.5 运算方法和运算电路        | 16 |
| 第3章存储器层次结构           | 18 |
| 3.1 存储器层次结构(局部性原理)   | 18 |
| 3.2 半导体随机存储器         | 18 |
| 3.3 主存储器             | 20 |
| 3.4 外存储器             | 22 |
| 3.5Cache             | 25 |
| 3.6 虚拟存储器            | 32 |
| 第 4 章指令系统            | 40 |
| 4.1 指令格式             | 40 |
| 4.2 数据的对齐和大/小端存放方式   | 41 |
| 4.3 指令寻址与数据寻址        | 42 |
| 4.4CISC 和 RISC 的基本概念 | 49 |
| 4.5 高级语言和机器级代码之间的对应  | 50 |
| 第 5 章中央处理器(CPU)      | 52 |
| 5.1CPU 的功能和基本结构      | 52 |
| 5.2 指令执行过程           | 53 |
| 5.3 数据通路的功能和基本结构     | 54 |

|    | 5.4 控制器的功能和工作原理 | 60 |
|----|-----------------|----|
|    | 5.5 异常和中断机制     | 61 |
|    | 5.6 指令流水线       | 65 |
|    | 5.7 多处理器基本概念    | 70 |
| 第6 | 5 章总线和输入输出系统    | 71 |
|    | 6.1 总线          | 71 |
|    | 6.21/〇 系统的基本概念  | 75 |
|    | 6.31/〇接口        | 75 |
|    | 641/〇 方式        | 76 |

## 第1章计算机系统概述

## 1.1 计算机系统层次结构

1. 【2009】冯•诺伊曼计算机中指令和数据均以二进制形式存放在存储器中, CPU 区分它们的依据 是()。 【P2,11题】

A. 指令操作码的译码结果

B. 指令和数据的寻址方式

C. 指令周期的不同阶段

D. 指令和数据所在的存储单元

2. 【2015】计算机硬件能够直接执行的是()。

【P59,12题】

I. 机器语言程序 II. 汇编语言程序 III. 硬件描述语言程序

A. 仅I B. 仅I、II C. 仅I、III D. I、II 和 III

3. 【2016】将高级语言源程序转换为机器级目标代码文件的程序是()。 【P69,12 题】

A. 汇编程序 B. 链接程序

C. 编译程序

D. 解释程序

4. 【2019】下列关于冯·诺依曼计算机基本思想的叙述中,错误的是()。

【P98,12题】

A. 程序的功能都通过中央处理器执行指令实现

B. 指令和数据都用二进制数表示, 形式上无差别

C. 指令按地址访问, 数据都在指令中直接给出

D. 程序执行前, 指令和数据需预先存放在存储器中

5. 【2022】将高级语言源程序转换为可执行目标文件的主要过程是()。 【P127, 20 题】

A. 预处理→编译→汇编→链接

B. 预处理→汇编→编译→链接

C. 预处理→编译→链接→汇编

D. 预处理→汇编→链接→编译

## 1.2 计算机性能指标

1. 【2010】下列选项中, 能缩短程序执行时间的措施是()。

【P12,12题】

I. 提高 CPU 时钟频率 II. 优化数据通路结构 III. 对程序进行编译优化

A. 仅 I、II B. 仅 I、III C. 仅 II、III D. I、II、III

2.【2011】下列选项中,描述浮点数操作速度指标的是()。

【P21,12题】

A. MIPS B. CPI

C. IPC

D. MFLOPS

| 3. | <b>(2012)</b> | 假定基准程序A   | 在某计算机」  | 上的运行时间为 | 100 s, 其中90 | s为 CPU 时间 | , 其余为 I/0 | 时 |
|----|---------------|-----------|---------|---------|-------------|-----------|-----------|---|
| 间。 | 若 CPU         | 速度提高50%,I | /0速度不变, | 则运行基准程序 | 序A所耗费的时     | 间是( )。    | 【P31,12 题 | į |

A. 55 s

B**. 60 s** 

C. 65 s

D. 70s

4. 【2013】某计算机主频为1.2GHz, 其指令分为 4 类, 它们在基准程序中所占比例及 CPI 如下表所示。该机的 MIPS 数是()。 【P41, 12 题】

| 指令类型 | 所占比例 | CPI |
|------|------|-----|
| A    | 50%  | 2   |
| В    | 20%  | 3   |
| С    | 10%  | 4   |
| D    | 20%  | 5   |

A. 100

В. 200

C. 400

D. 600

5. 【2014】程序P在机器M上的执行时间是 20 秒, 编译优化后, P执行的指令数减少到原来的70%, 而 CPI 增加到原来的 1. 2 倍, 则P在M上的执行时间是()。 【P49, 12 题】

A. 8. 4 秒

B. 11.7秒

C. 14 秒

D. 16.8 秒

6. 【2017】假定计算机 M1 和 M2 具有相同的指令集体系结构(ISA), 主频分别为1.5GHz和1.2GHz。 在 M1 和 M2 上运行某基准程序P, 若平均 CPI 分别为 2 和 1, 则程序P在 M1 和 M2 上运行时间的比值是 (). 【P78,12题】

A. 0. 4

B. 0. 625

C. 1. 6

D. 2. 5

7. 【2020】下列给出的部件中,其位数(宽度)一定与机器字长相同的是( )。 【P107,12 题】

I. ALU

II. 指令寄存器

III. 通用寄存器

IV. 浮点寄存器

A.仅I、II

B. 仅 I、III

C. 仅 II、III D. 仅 II、III、IV

8. 【2021】2017年公布的全球超级计算机 TOP500排名中, 我国"神威·太湖之光"超级计算机蝉 联第一, 其浮点运算速度为 93. 0146PFLOPS, 说明该计算机每秒钟内完成的浮点操作次数约为()。

【P117, 12 题】

A.  $9.3 \times 10^{13}$ 次 B.  $9.3 \times 10^{15}$ 次

C. 9. 3 千万亿次 D. 9. 3 亿亿次

9. 【2022】某计算机主频为1GHz,程序P运行过程中,共执行了10000条指令,其中,80%的指令执行 平均需 1 个时钟周期, 20%的指令执行平均需要 10 个时钟周期。程序P的平均 CPI 和 CPU 执行时间 【P126, 12 题】 分别是()。

A. 2.8,28μs

B**. 28,28μs** 

C. 2.8,28 ms

D. 28,28 ms

## 第2章数据的表示和运算

## 2.1 数制与编码

- 1. 【2018】冯·诺依曼结构计算机中数据采用二进制编码表示, 其主要原因是()。 【P86, 12 题】
- I. 二进制的运算规则简单
- II. 制造两个稳态的物理器件较容易
- III. 便于用逻辑门电路实现算术运算

- A. 仅 I、II B. 仅 I、III C. 仅 II、III D. I、II 和 III

## 2.2 整数表示和运算

1. 【2010】假定有 4 个整数用 8 位补码分别表示 $r_1 = \text{FEH}, r_2 = \text{F2H}, r_3 = 90\text{H}, r_4 = \text{F8H},$  若将运算 结果存放在一个8位寄存器中,则下列运算中会发生溢出的是()。 【P12,13题】

A.  $r_1 \times r_2$ 

B.  $r_2 \times r_3$ 

 $C. r_1 \times r_4 \qquad \qquad D. r_2 \times r_4$ 

2. 【2013】某字长为 8 位的计算机中, 已知整型变量x和y的机器数分别为[x] $_{\stackrel{}{\mathbb{A}}}=$ 

11110100, $[y]_{\uparrow\uparrow}$  =10110000。若整型变量z=2x+y/2,则z的机器数为()。 【P41,14 题】

A. 11000000

B. 00100100

C. 10101010 D. 溢出

3. 【2014】 若x = 103, y = -25, 则下列表达式采用 8 位定点补码运算实现时, 会发生溢出的是

( )。

【P49,13题】

A. x + y

B. -x + y

C. x-y

D. -x-y

4. 【2015】由3个"1"和5个"0"组成的8位二进制补码,能表示的最小整数是()。

【P59,13题】

A. -126

B. -125

C. -32

D. -3

5. 【2018】假定带符号整数采用补码表示, 若 int 型变量x和y的机器数分别是 FFFFFFDFH 和 00000041H,则x、y的值及x - y的机器数分别是()。 【P86,13题】

A. x = -65, y = 41, x - y的机器数溢出

B. x = -33, y = 65, x - y的机器数为 FFFF FF9DH

C. x = -33, y = 65, x - y的机器数为 FFFF FF9EH

D. x = -65, y = 41, x - y的机器数为 FFFF FF96H

6. 【2018】整数x的机器数为11011000,分别对x进行逻辑右移1位和算术右移1位操作,得到的机 器数分别是()。 【P87,16 题】

A. 11101100, 11101100

B. 01101100, 11101100

C. 11101100, 01101100

D. 01101100, 01101100

7. 【2021】已知带符号整数用补码表示,变量x,y,z的机器数分别为 FFFDH, FFDFH, 7FFCH, 下列结论, 正确的是()。 【P117,13题】

A. 若x, y和z为无符号整数, 则z < x < y

B. 若x, y和z为无符号整数, 则x < y < z

C. 若x, y和z为带符号整数, 则x < y < z D. 若x, y和z为带符号整数, 则y < x < z

8. 【2022】32 位补码所能表示的整数范围是()。

【P126, 13 题】

 $\text{A.} - 2^{32} \sim 2^{31} - 1 \qquad \qquad \text{B.} - 2^{31} \sim 2^{31} - 1 \qquad \qquad \text{C.} - 2^{32} \sim 2^{32} - 1 \qquad \qquad \text{D.} - 2^{31} \sim 2^{32} - 1$ 

#### 2.3 浮点数的表示和运算

1.【2009】浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设 浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数

 $X = 2^7 \times 29/32, Y = 2^5 \times 5/8$ ,则用浮点加法计算X + Y的最终结果是( )。 【P3, 13 题】

A. 0011111100010 B. 001110100010 C. 010000010001 D. 发生溢出

| 2. | <b>(2011)</b> | float | 型数据通常用 | IEEE754 | 单精度浮 | 点数格式表示 | ;。若 | 编译器将 | float | 型变量 | 量x分配 |
|----|---------------|-------|--------|---------|------|--------|-----|------|-------|-----|------|
|    |               |       |        |         |      |        |     |      |       |     |      |

到一个 32 位浮点寄存器 FR1 中, 且x = -8.25, 则 FR1 的内容是( )。

【P21,13题】

A. C1040000H

B. C2420000H

C. C1840000H D. C1C20000H

A.  $2^{126} - 2^{103}$ 

B.  $2^{127} - 2^{104}$  C.  $2^{127} - 2^{103}$  D.  $2^{128} - 2^{104}$ 

4. 【2013】 若某数采用 IEEE754 单精度浮点数格式表示为C640000H, 则该数的值是()

【P41,13题】

 $A. -1.5 \times 2^{13}$ 

B.  $-1.5 \times 2^{12}$ 

C.  $-0.5 \times 2^{13}$  D.  $-0.5 \times 2^{12}$ 

5. 【2014】float 型数据常用 IEEE754 单精度浮点格式表示。假设两个 float 型变量x和y分别存放 在 32 位寄存器 $f_1$ 和 $f_2$ 中, 若 $(f_1)$  = CC900000H,  $(f_2)$  = B0C0000H, 则x和y之间的关系为()

【P50,14题】

A. x < y且符号相同 B. x < y且符号不同 C. x > y且符号相同 D. x > y且符号不同

6.【2015】下列有关浮点数加减运算的叙述中,正确的是()。

【P60,14题】

I. 对阶操作不会引起阶码上溢或下溢 II. 右规和尾数舍入都可能引起阶码上溢

III. 左规时可能引起阶码下溢 IV. 尾数溢出时, 结果不一定溢出

A. 仅 II、III B. 仅 I、II、IV C. 仅 I、III、IV D. I、II、III、IV

7. 【2018】IEEE754 单精度浮点格式表示的数中,最小的规格化正数是()。

【P87,14 题】

A.  $1.0 \times 2^{-126}$ 

B.  $1.0 \times 2^{-127}$  C.  $1.0 \times 2^{-128}$  D.  $1.0 \times 2^{-149}$ 

8. 【2020】已知带符号整数用补码表示, float 型数据用 IEEE754 标准表示, 假定变量x的类型只可 能是 int 或 float, 当x的机器数为C800000H时, x的值可能是()。 【P107,13 题】

A.  $-7 \times 2^{27}$ 

B. −2<sup>16</sup>

C.  $2^{17}$  D.  $25 \times 2^{27}$ 

A. 1. 2

B. 1. 25

C. 2. 0

D. 2. 5

10. 【2022】-0.4375 的 IEEE754 单精度浮点数表示为()。

【P126,14题】

A. BEE0000H

B. BF600000H

C. BF70000H

D. C0E00000H

## 2.4 C 语言中的类型转换

1. 【2009】一个C语言程序在一台 32 位机器上运行。程序中定义了三个变量x、y、z, 其中x和z为 int 型, y为 short 型。当x=127、y=-9时, 执行赋值语句z=x+y后, x、y、z的值分别是 ( )。 【P2,12题】

A. x = 0000007FH, y = FFF9H, z = 00000076H

B. x = 0000007FH, y = FFF9H, z = FFFF0076H

C. x = 0000007FH, y = FFF7H, z = FFFF0076H

D. x = 0000007FH, y = FFF7H, z = 00000076H

2.【2010】假定变量i、f和d的数据类型分别为 int、float 和 double (int 用补码表示, float 和 double 分别用 IEEE754 单精度和双精度浮点数格式表示), 已知i = 785, f = 1.5678e3, d =

1.5e100。若在 32 位机器中执行下列关系表达式,则结果为"真"的是( )。 【P12,14 题】

I. i == (int) (float) i

II. f == (float) (int) f

III. f == (float) (double) f IV. (d+f) - d == f

A.仅I、II

B.仅I、III

C. 仅 II、III D. 仅 III、IV

3. 【2012】假定编译器规定 int 和 short 类型长度分别为 32 位和 16 位, 执行下列 C 语言语句:

unsigned short x = 65530; unsigned int y = x;

得到y的机器数为()。

【P32,13题】

- A. 0000 7FFAH
- B. 0000 FFFAH
- C. FFFF 7FFAH
- D. FFFF FFFAH

4. 【2016】有如下 C 语言程序段:

short si = -32767; unsigned short usi = si;

执行上述两条语句后, usi 的值为( )。

【P69,13题】

- A. -32767
- B. 32767

C. 32768

D. 32769

5. 【2019】考虑以下C语言代码, 执行程序段后, si的值是()。

【P98,13题】

unsigned short usi = 65535; short si = usi;

A. -1

- B. -32767
- C. -32768
- D. -65535

6. 【2011】假定在一个8位字长的计算机中运行如下类C程序段:

```
unsigned int x = 134;

unsigned int y = 246;

int m = x;

int n = y;

unsigned int z1 = x - y;

unsigned int z2 = x + y;

int k1 = m - n;

int k2 = m + n;
```

若编译器将 8 个 8 位寄存器R1 ~ R8分别分配给变量x、y、m、n、z1、z2、k1和k2。请回答下列问题: (提示: 带符号整数用补码表示) 【P26, 43 题】

- (1)执行上述程序段后,寄存器 R1、R5 和 R6 的内容分别是什么?(用十六进制表示)
- (2) 执行上述程序段后, 变量m和k1的值分别是多少?(用十进制表示)
- (3)上述程序段涉及带符号整数加/减、无符号整数加/减运算,这四种运算能否利用同一个加法器辅助电路实现?简述理由。
- (4) 计算机内部如何判断带符号整数加/减运算的结果是否发生溢出?上述程序段中,哪些带符号整数运算语句的执行结果会发生溢出?

公众号: 做题本集结地

7. 【2017】已知  $f(n) = \sum_{i=0}^{n} 2^{i} = 2^{n+1} - 1 = \underbrace{11\cdots 1}_{n+1}$  B, 计算f(n)的C语言函数f1如下:

```
int fl(unsigned n){
    int sum = 1,power = 1;
    for(unsigned i=0;i<=n-1;i++){
        power*=2;
        sum += power;}
return sum;}</pre>
```

将 $\mathbf{f1}$ 中的 int 都改为  $\mathbf{f1}$ 0at, 可得到计算 $\mathbf{f(n)}$ 的另一个函数 $\mathbf{f2}$ 。假设 unsigned 和 int 型数据都占  $\mathbf{f2}$ 0 位,  $\mathbf{f1}$ 0at 采用 IEEE $\mathbf{f54}$  单精度标准。请回答下列问题:

- (1) 当n = 0时,f1会出现死循环,为什么?若将f1中的变量i和n都定义为 int 型,则f1是否还会出现死循环?为什么?
- (2)f1(23)和f2(23)的返回值是否相等?机器数各是什么(用十六进制表示)?
- (3) f1(24)和f2(24)的返回值分别为 33554431 和 33554432.0, 为什么不相等?
- $(4) f(31) = 2^{32} 1$ ,而f1(31)的返回值却为-1,为什么?若使f1(n)的返回值与f(n)相等,则最大的n是多少?
- (5) f2(127)的机器数为7F800000H,对应的值是什么?若使f2(n)的结果不溢出,则最大的n是多少?若使f2(n)的结果精确(无舍入),则最大的n是多少?

# 2.5 运算方法和运算电路

- 1. 【2011】某机器有一个标志寄存器, 其中有进位/借位标志 CF、零标志 ZF、符号标志 SF 和溢出 标志 OF, 条件转移指令 bgt (无符号整数比较大于时转移)的转移条件是( )。 【P21, 17 题】

- A. CF + OF = 1 B.  $\overline{SF} + ZF = 1$  C.  $\overline{CF + ZF} = 1$  D.  $\overline{CF + SF} = 1$

- 2. 【2018】减法指令 "subR1, R2, R3"的功能为 "(R1)-(R2)→R3", 该指令执行后将生成进位/借 位标志CF和溢出标志OF。若(R1) = FFFFFFFFH,(R2) = FFFFFFFOH,则该减法指令执行后,CF与OF 分别为()。 【P87,19题】
- A. CF = 0, OF = 0 B. CF = 1, OF = 0 C. CF = 0, OF = 1 D. CF = 1, OF = 1

3. 【2020】有实现 $x \times y$ 的两个C语言函数如下:

unsigned umul(unsigned x,unsigned y){return x\*y;} int imul(int x,int y){return x\*y;}

假定某计算机 M 中 ALU 只能进行加减运算和逻辑运算。请回答下列问题: 【P111,43 题】

- (1) 若M的指令系统中没有乘法指令,但有加法、减法和位移等指令,则在M上也能实现上述两个函数中的乘法运算,为什么?
- (2) 若M的指令系统中有乘法指令,则基于 ALU、位移器、寄存器以及相应控制逻辑实现乘法指令时,控制逻辑的作用是什么?
- (3)针对以下三种情况:①没有乘法指令;②有使用 ALU 和位移器实现的乘法指令;③有使用阵列乘法器实现的乘法指令。

函数umul(!....)在哪种情况下执行时间最长?哪种情况下执行的时间最短?说明理由。

(4) n位整数乘法指令可保存2n位乘积,当仅取低n位作为乘积时,其结果可能会发生溢出。当n =  $32, x = 2^{31} - 1, y = 2$ 时,带符号整数乘法指令和无符号整数乘法指令得到的 $x \times y$ 的2n位乘积分别是什么(用十六进制表示)?此时函数umul(::::)和imul(::::)的返回结果是否溢出?对于无符号整数乘法运算,当仅取乘积的低n位作为乘法结果时,如何用2n位乘积进行溢出判断?

## 第3章存储器层次结构

## 3.1 存储器层次结构(局部性原理)

1. 【2017】某C语言程序段如下:

```
for(i = 0; i <= 9; i++){
     temp=1;
     for(j=0;j<=i;j++) temp *= a[j];
     sum += temp }
```

下列关于数组a的访问局部性的描述中,正确的是()。

【P78,14题】

- A. 时间局部性和空间局部性皆有
- B. 无时间局部性, 有空间局部性
- C. 有时间局部性, 无空间局部性
- D. 时间局部性和空间局部性皆无

## 3.2 半导体随机存储器

1. 【2010】下列有关 RAM 和 ROM 的叙述中, 正确的是( )。

【P13, 16 题】

- I. RAM 是易失性存储器, ROM 是非易失性存储器
- II. RAM 和 ROM 都采用随机存取方式进行信息访问
- III. RAM 和 ROM 都可用作 Cache
- IV. RAM 和 ROM 都需要进行刷新

- A. 仅I、II B. 仅II、III C. 仅I、II、IV D. 仅II、III、IV

2.【2011】下列各类存储器中,不采用随机存取方式的是()。

【P21,14题】

A. EPROM

B. CDROM

C. DRAM

D. SRAM

A. 2048、1

B. 64、32

| 3. 【2012】下列关于问  | 囚存(FlashMemory)的叙 | [述中,错误的是( )。          |                     | 【P32,16 题】  |
|-----------------|-------------------|-----------------------|---------------------|-------------|
| A. 信息可读可写, 并且   | 读、写速度一样快          |                       |                     |             |
| B. 存储元由 MOS 管组质 | 成,是一种半导体存储器       | :                     |                     |             |
| C. 掉电后信息不丢失,    | 是一种非易失性存储器        | <u> </u>              |                     |             |
| D. 采用随机访问方式,    | 可替代计算机外部存储        | 器                     |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
| 4. 【2014】某容量为2  | 256MB的存储器由若干4     | 4M×8位的 DRAM 芯片        | 勾成,该 DRAM 芯         | 片的地址引脚和     |
| 数据引脚总数是()。      |                   |                       |                     | 【P50,15 题】  |
| A. 19           | В. 22             | C. 30                 | D. 36               |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
| 5. 【2015】下列存储器  | 器中,在工作期间需要周       | 期性刷新的是()。             |                     | 【P60,17题】   |
| A. SRAM         | B. SDRAM          | C. ROM                | D. FLASH            |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
|                 |                   |                       |                     |             |
| 6.【2018】假定 DRAM | 芯片中存储阵列的行数        | 为 $r$ 、列数为 $c$ ,对于一   | 个 <b>2 K×1</b> 位的 [ | PRAM 芯片, 为保 |
| 证其地址引脚数最少,      | 并尽量减少刷新开销,贝       | 则 $r$ 、 $c$ 的取值分别是( ) | 0                   | 【P87,17题】   |

C. 32,64

D. 1, 2048

7. 【2022】某内存条包含 8 个8192 × 8192 × 8位的 DRAM 芯片, 按字节编址, 支持突发 (burst) 传送 方式,对应存储器总线宽度为64位,每个DRAM芯片内有一个行缓冲区(row buffer)。下列关于该 【P127,17题】 内存条的叙述中,不正确的是()。

A. 内存条的容量为512MB

B. 采用多模块交叉编址方式

C. 芯片的地址引脚为 26 位

D. 芯片内行缓冲有8192×8位

#### 3.3 主存储器

1. 【2009】某计算机主存容量为64KB, 其中 ROM 区为4KB, 其余为 RAM 区, 按字节编址。现要用 2 K×8位的 ROM 芯片和4 K×4位的 RAM 芯片来设计该存储器,则需要上述规格的 ROM 芯片数和 RAM 【P3,15题】 芯片数分别是()。

A. 1, 15 B. 2, 15 C. 1, 30

D. 2, 30

2. 【2010】假定用若干2Kx4位的芯片组成一个8Kx8位的存储器,则地址0B1FH所在芯片的最小地址 【P12,15题】 是()。

A. 0000H

В. 0600Н

C. **0700H** 

D. 0800H

| 3. 【2011】某计算机      | 存储器按字节编址,主存           | 序地址空间大小为64MB       | ,现用4MB×8位的 RAM 芯片组            |
|--------------------|-----------------------|--------------------|-------------------------------|
| 成 32MB 的主存储器,      | 则存储器地址寄存器 MA          | AR 的位数至少是()。       | 【P21,15 题】                    |
| A. 22 位            | B. 23 位               | C. 25 位            | D. 26 位                       |
|                    |                       |                    |                               |
|                    |                       |                    |                               |
|                    |                       |                    |                               |
|                    |                       |                    |                               |
|                    |                       |                    |                               |
|                    |                       |                    |                               |
| 4. 【2015】某计算机      | 使用 4 体交叉编址存储          | 器,假定在存储器总线上        | 出现的主存地址(十进制)序列                |
| 为8005,8006,8007,80 | 008,8001,8002,8003,80 | 04,8000,则可能发生访     | 存冲突的地址对是()。                   |
|                    |                       |                    |                               |
|                    |                       |                    | 【P60,18 题】                    |
| A. 8004 和 8008     | B. 8002 和 8007        | C. 8001 和 8008     | 【P60, 18 题】<br>D. 8000 和 8004 |
| A. 8004 和 8008     | B. 8002 和 8007        | C. 8001 和 8008     |                               |
| A. 8004 和 8008     | B. 8002 和 8007        | C. 8001 和 8008     |                               |
| A. 8004 和 8008     | B. 8002 和 8007        | C. 8001 和 8008     |                               |
| A. 8004 和 8008     | B. 8002 和 8007        | C. 8001 和 8008     |                               |
| A. 8004 和 8008     | B. 8002 和 8007        | C. 8001 和 8008     |                               |
| A. 8004 和 8008     | B. 8002 和 8007        | C. 8001 和 8008     |                               |
|                    |                       |                    |                               |
| 5. 【2016】某存储器      |                       | 址, 地址4000H ~ 5FFFH | D. 8000 和 8004                |

| 6.【2017】某计算机自           | 上存按字节编址,由4个 | <b>~64M×8</b> 位的 DRAM 芯 | 片采用交叉编址     | 方式构成,并与    |
|-------------------------|-------------|-------------------------|-------------|------------|
| 宽度为32位的存储器              | 总线相连,主存每次最  | 多读写 32 位数据。若            | double 型变量x | 的主存地址为     |
| 804001AH,则读取 <i>x</i> 需 | 要的存储周期数是(   | )。                      |             | 【P78,13 题】 |
| A. 1                    | В. 2        | C. 3                    | D. 4        |            |
|                         |             |                         |             |            |
|                         |             |                         |             |            |
|                         |             |                         |             |            |
|                         |             |                         |             |            |

7. 【2021】某计算机的存储器总线中有24位地址线和32位数据线,按字编址,字长为32位。如果 000000H-3FFFFFH 为 RAM 区,那么需要 512K×8 位的 RAM 芯片数为()。 【P117,15 题】 C. 32 A. 8 B. 16 D. 64

## 3.4 外存储器

1. 【2013】下列选项中,用于提高 RAID 可靠性的措施有()。

【P42,20题】

- I. 磁盘镜像 II. 条带化 III. 奇偶校验 IV. 增加 Cache 机制
- A.仅I、II

- B. 仅 I、III C. 仅 I、III 和 IV D. 仅 II、III 和 IV

2. 【2013】某磁盘的转速为 10000 转/分, 平均寻道时间是6 ms, 磁盘传输速率是20MB/s, 磁盘控制 【P42,21题】 器延迟为0.2 ms, 读取一个4KB的扇区所需的平均时间约为()。

- A. 9 ms
- B. 9.4 ms
- C. 12 ms
- D. 12.4 ms

3. 【2015】若磁盘转速为 7200 转/分, 平均寻道时间为8 ms, 每个磁道包含 1000 个扇区, 则访问一 个扇区的平均存取时间大约是()。 【P60,20题】

A. 8.1 ms

D. 20.5 ms

4.【2019】下列关于磁盘存储器的叙述中,错误的是()。

【P99,20题】

- A. 磁盘的格式化容量比非格式化容量小
- B. 扇区中包含数据、地址和校验等信息
- C. 磁盘存储器的最小读写单位为一个字节
- D. 磁盘存储器由磁盘控制器、磁盘驱动器和盘片组成

5. 【2022】假设某磁盘驱动器中有 4 个双面盘片,每个盘面有 20000 个磁道,每个磁道有 500 个扇 区,每个扇区可记录512字节的数据,盘片转速为7200r/m(转/分),平均寻道时间为5 ms。

请回答下列问题: 【P132,44 题】

- (1)每个扇区包含数据及其地址信息,地址信息分为3个字段。这3个字段的名称各是什么?对于该 磁盘,各字段至少占多少位?
- (2)一个扇区的平均访问时间约为多少?
- (3) 若采用周期挪用 DMA 方式进行磁盘与主机之间的数据传送, 磁盘控制器中的数据缓冲区大小为 64位,则在一个扇区读写过程中,DMA 控制器向 CPU 发送了多少次总线请求?若 CPU 检测到 DMA 控制 器的总线请求信号时也需要访问主存,则 DMA 控制器是否可以获得总线使用权?为什么?

| $\sim$ | _ | $\sim$   |        |   |   |
|--------|---|----------|--------|---|---|
| `~     | - | Ca       | $\sim$ | n | Δ |
| v.     |   | $\sim$ a | u      |   |   |

A. 5%

| 1. 【2009】某计算机 | l的 Cache 共有 1 | 6 块, 采用 2 路组相联映 | 快射方式(即每组2块)。     | 每个主存块大   |
|---------------|---------------|-----------------|------------------|----------|
| 小为 32B, 按字节编坛 | 止。主存 129 号单   | 单元所在主存块应装入3     | 到的 Cache 组号是( )。 | 【P3,14题】 |
| A. ()         | B. 1          | C. 4            | D. 6             |          |

C. **50%** 

D. 95%

3. 【2012】假设某计算机按字编址, Cache 有 4 个行, Cache 和主存之间交换的块大小为 1 个字。若 Cache 的内容初始为空, 采用 2 路组相联映射方式和 LRU 替换算法。访问的主存地址依次为 0, 4, 8, 2, 0, 6, 8, 6, 4, 8 时, 命中 Cache 的次数是()。 【P32, 17 题】

A. 1 B. 2 C. 3 D. 4

B. 9.5%

4. 【2014】采用指令 Cache 与数据 Cache 分离的主要目的是()。

A. 降低 Cache 的缺失损失

B. 提高 Cache 的命中率

C. 降低 CPU 平均访存时间

D. 减少指令流水线资源冲突

【P50,16题】

| 5.【2015】假定三 | 主存地址为32位,按字    | 节编址,主存和 Cache 2 | 之间采用直接映射方      | 式,主存块大小   |
|-------------|----------------|-----------------|----------------|-----------|
| 为4个字,每字32   | 2位,采用回写(WriteB | Back)方式,则能存放4 F | 《字数据的 Cache 的》 | 总容量的位数至   |
| 少是( )。      |                |                 |                | 【P60,15题】 |
| A. 146 K    | В. 147 К       | C. 148 K        | D. 158 K       |           |

6. 【2016】有如下C语言程序段:

for (k=0; k<1000; k++)a[k] = a[k] + 32;

若数组a及变量k均为 int 型, int 型数据占4 B, 数据 Cache 采用直接映射方式, 数据区大小为1KB、块大小为16 B, 该程序段执行前 Cache 为空, 则该程序段执行过程中访问数组a的 Cache 缺失率约为()。

A. 1.25% B. 2.5% C. 12.5% D. 25%

7. 【2021】若计算机主存地址为 32 位, 按字节编址, Cache 数据区大小为32 KB, 主存块大小为32 B, 采用直接映射方式和回写(WriteBack)策略, 则 Cache 行的位数至少是( )。【P118, 16 题】A. 275 B. 274 C. 258 D. 257

8. 【2022】若计算机主存地址为 32 位, 按字节编址, 某 Cache 的数据区容量为32KB, 主存块大小为 64B, 采用 8 路组相联映射方式, 该 Cache 中比较器的个数和位数分别()。 【P126, 16 题】

A. 8,20

B. 8,23

C. 64,20

D. 64, 23

9. 【2010】某计算机的主存地址空间大小为256MB, 按字节编址。指令 Cache 和数据 Cache 分离,均有 8 个 Cache 行, 每个 Cache 行大小为 64B, 数据 Cache 采用直接映射方式。现有两个功能相同的程序A和B, 其伪代码如下:

```
程序A:
                                      程序B:
int a[256][256];
                                      int a[256][256];
int sum_array1() {
                                         int sum_array2() {
int i, j, sum=0;
                                         int i, j, sum=0;
for (i=0;i<256;i++)
                                         for (j=0;j<256;j++)
                                           for(i=0;i<256;i++)
     for(j=0;j<256;j++)
          sum += a[i][j];
                                              sum += a[i][j];
return sum; }
                                         return sum; }
```

假定 int 类型数据用 32 位补码表示,程序编译时 i, j, sum 的分配在寄存器中,数组 a 按行优先方式存放,其首地址为 320(十进制数)。请回答下列问题,要求说明理由或给出计算过程。

- (1) 若不考虑用于 Cache 一致性维护和替换算法的控制位,则数据 Cache 的总容量为多少?
- (2)数组元素a[0][31]和a[1][1]各自所在的主存块对应的 Cache 行号分别是多少(Cache 行号从 0 开始)?
- (3)程序A和B的数据访问命中率各是多少?哪个程序的执行时间更短?

10. 【2012】假定某计算机的 CPU 主频为80MHz, CPI为 4, 平均每条指令访存 1.5次, 主存与 Cache 之间交换的块大小为16 B,Cache 的命中率为99%,存储器总线宽度为 32 位。请回答下列问题:

【P36,43 题】

- (1)该计算机的 MIPS 数是多少?平均每秒 Cache 缺失的次数是多少?在不考虑 DMA 传送的情况下,主 存带宽至少达到多少才能满足 CPU 的访存要求?
- (2) 假定在 Cache 缺失的情况下访问主存时, 存在0.0005%的缺页率, 则 CPU 平均每秒产生多少次缺 页异常?若页面大小为4KB,每次缺页都需要访问磁盘,访问磁盘时 DMA 传送采用周期挪用方式,磁盘 I/O 接口的数据缓冲寄存器为 32 位,则磁盘 I/O 接口平均每秒发出的 DMA 请求次数至少是多少? (3) CPU 和 DMA 控制器同时要求使用存储器总线时, 哪个优先级更高?为什么?
- (4) 为了提高性能, 主存采用四体低位交叉存储模式, 工作时每 1/4 个存储周期启动一个体。若每个 体的存储周期为 50ns,则该主存能提供的最大带宽是多少?

- 11. 【2013】某 32 位计算机, CPU 主频为800MHz, Cache 命中时的 CPI 为 4, Cache 块大小为 32 字 节; 主存采用 8 体交叉存储方式, 每个体的存储字长为 32 位、存储周期为 40ns; 存储器总线宽度为 32位,总线时钟频率为200MHz,支持突发传送总线事务。每次读突发传送总线事务的过程包括:送 首地址和命令、存储器准备数据、传送数据。每次突发传送 32 字节, 传送地址或 32 位数据均需要 一个总线时钟周期。请回答下列问题,要求给出理由或计算过程。 【P45,43 题】
- (1) CPU 和总线的时钟周期各为多少?总线的带宽(即最大数据传输率)为多少?
- (2) Cache 缺失时, 需要用几个读突发传送总线事务来完成一个主存块的读取?
- (3) 存储器总线完成一次读突发传送总线事务所需的时间是多少?
- (4) 若程序 BP 执行过程中, 共执行了 100 条指令, 平均每条指令需进行 1.2 次访存, Cache 缺失率为 5%,不考虑替换等开销,则BP的CPU执行时间是多少?

12. 【2014】假设对于 2014 年 408 统考 44 题中的计算机M和程序P的机器代码(做题本的 XX 页第 X 题), M采用页式虚拟存储管理; P开始执行时, (R1) = (R2) = 0, (R6) = 1000, 其机器代码已调入主存 但不在 Cache 中;数组 A 未调入主存,且所有数组元素在同一页,并存储在磁盘同一个扇区。请回答 下列问题并说明理由。

注:程序P的高级语言代码:for(int i=0;i<N;i++) sum+= A[i];

【P56,45 题】

- (1)P执行结束时,R2的内容是多少?
- (2) M的指令 Cache 和数据 Cache 分离。若指令 Cache 共有 16 行, Cache 和主存交换的块大小为 32 字节,则其数据区的容量是多少?若仅考虑程序段P的执行,则指令Cache 的命中率为多少?
- (3)P在执行过程中,哪条指令的执行可能发生溢出异常?哪条指令的执行可能产生缺页异常?对于数 组 A 的访问,需要读磁盘和 TLB 至少各多少次?

| 编号 | 地址        | 机器代码      | 汇编代码             | 注释                           |
|----|-----------|-----------|------------------|------------------------------|
| 1  | 08048100Н | 00022080Н | loop:sl1 R4,R2,2 | (R2) <<2 → R4                |
| 2  | 08048104Н | 00083020Н | add R4, R4, r3   | $(R4) + (R3) \rightarrow R4$ |
| 3  | 08048108H | 8C850000H | load r5,0(r4)    | ((R4)+0)→R5                  |
| 4  | 0804810CH | 00250820Н | add R1, R1, R5   | $((R1)+(R5)) \rightarrow R1$ |
| 5  | 08048110Н | 20420001Н | add R2, R2, 1    | (R2)+1→R2                    |
| 6  | 08048114H | 1446FFFAH | bne R2, R6, loop | if (R2)!=(R6)goto loop       |

- 13. 【2020】假定主存地址为 32 位, 按字节编址, 指令 Cache 和数据 Cache 与主存之间均采用 8 路组相联映射方式, 直写 (WriteThrough) 写策略和 LRU 替换算法, 主存块大小为 64B, 数据区容量各为 32KB。开始时 Cache 均为空。请回答下列问题:
- (1) Cache 每一行中标记(Tag)、LRU 位各占几位?是否有修改位?
- (2)有如下C语言程序段:

for(k=0; k<1024; k++) s[k]=2\*s[k];

若数组s及其变量k均为 int 型, int 型数据占4 B, 变量k分配在寄存器中, 数组s在主存中的起始地址为008000COH, 则该程序段执行过程中, 访问数组s的数据 Cache 缺失次数为多少?

(3) 若 CPU 最先开始的访问操作是读取主存单元00010003H中的指令, 简要说明从 Cache 中访问该指令的过程, 包括 Cache 缺失处理过程。

## 3.6 虚拟存储器

| 1. | 【2010】下列命中组合情况中 | ,一次访过程中不可能发生的是( | ) 。 | 【P13,17题】 |
|----|-----------------|-----------------|-----|-----------|
|----|-----------------|-----------------|-----|-----------|

A. TLB 未命中, Cache 未命中, Page 未命中 B. TLB 未命中, Cache 命中, Page 命中

C. TLB 命中, Cache 未命中, Page 命中

D. TLB 命中, Cache 命中, Page 未命中

2. 【2013】某计算机主存地址空间大小为256MB, 按字节编址。虚拟地址空间大小为4GB, 采用页式 存储管理,页面大小为4KB,TLB(快表)采用全相联映射,有4个页表项,内容如下表所示。

|   | 有效位 | 标记     | 页框 <del>号</del> |  |
|---|-----|--------|-----------------|--|
|   | 0   | FF180H | 0002H           |  |
|   | 1   | 3FFF1H | 0035H           |  |
| • | 0   | 02FF3H | 0351H           |  |
| • | 1   | 03FFFH | 0153H           |  |

则对虚拟地址 03FFF180H 进行虚实地址变换的结果是()。

【P42,16题】

A. 0153180H

В. 0035180Н

C. TLB 缺失

D. 缺页

3. 【2015】假定编译器将赋值语句 "x=x+3;" 转换为指令 "add xaddr, 3", 其中 xaddr 是x对应的 存储单元地址。若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的 TLB, 且 Cache 使 用直写(WriteThrough)方式,则完成该指令功能需要访问主存的次数至少是()。 【P60,16题】 A. 0 C. 2 D. 3 B. 1

4.【2019】下列关于缺页处理的叙述中,错误的是()。

【P98,14题】

- A. 缺页是在地址转换时 CPU 检测到的一种异常
- B. 缺页处理由操作系统提供的缺页处理程序来完成
- C. 缺页处理程序根据页故障地址从外存读入所缺失的页
- D. 缺页处理完成后回到发生缺页的指令的下一条指令执行

5. 【2020】下列关于 TLB 和 Cache 的叙述中, 错误的是()。

【P107, 15 题】

A. 命中率都与程序局部性有关

B. 缺失后都需要去访问主存

C. 缺失处理都可以由硬件实现

D. 都由 DRAM 存储器组成

6. 【2022】某计算机主存地址为 24 位, 采用分页虚拟存储管理方式, 虚拟地址空间大小为4GB, 页大小为4KB, 按字节编址。某进程的页表部分内容如下表所示:

| 虚页号 | 实页表(页框号) | 存在位 |
|-----|----------|-----|
| 82  | 024H     | 0   |
| ••• |          |     |
| 129 | 180H     | 1   |
| 130 | 018H     | 1   |

当 CPU 访问虚拟地址00082840H时, 虚实地址转换的结果是()。

【P126, 15 题】

A. 得到主存地址024840H

B. 得到主存地址180840H

C. 得到主存地址018840H

D. 检测到缺页异常

7. 【2009】请求分页管理系统中, 假设某进程的页表内容如下表所示:

| 页号 | 页框(Page Frame)号 | 有效位(存在位) |
|----|-----------------|----------|
| 0  | 101H            | 1        |
| 1  | _               | 0        |
| 2  | 254H            | 1        |

页面大小为4KB, 一次内存的访问时间是100 ns, 一次快表 (TLB) 的访问时间是10 ns, 处理一次缺页 的平均时间10<sup>8</sup> ns(已含更新 TLB 和页表的时间),进程的驻留集大小固定为 2,采用最近最少使用置 换算法(LRU)和局部淘汰策略。假设: ①TLB 初始为空;②地址转换时先访问 TLB, 若 TLB 未命中, 再 访问页表(忽略访问页表之后的 TLB 更新时间);③有效位为 0表示页面不在内存,产生缺页中断,缺 页中断处理后,返回到产生缺页中断的指令处重新执行。设有虚地址访问序列 2362H、1565H、

【P9,46题】 25A5H, 请问:

- (1) 依次访问上述三个虚地址, 各需多少时间?给出计算过程。
- (2)基于上述访问序列,虚地址1565H的物理地址是多少?请说明理由。

8. 【2011】某计算机存储器按字节编址,虚拟(逻辑)地址空间大小为16MB,主存(物理)地址空间大 小为1MB, 页面大小为4KB; Cache 采用直接映射方式, 共8行; 主存与 Cache 之间交换的块大小为 32 B。系统运行到某一时刻时, 页表的部分内容和 Cache 的部分内容分别如下图(a)、下图(b) 所 示,图中页框号及标记字段的内容为十六进制形式。 【P27,44题】

| 虚页号 | 有效位 | 页框号 |  |  |  |  |  |  |  |
|-----|-----|-----|--|--|--|--|--|--|--|
| 0   | 1   | 06  |  |  |  |  |  |  |  |
| 1   | 1   | 04  |  |  |  |  |  |  |  |
| 2   | 1   | 15  |  |  |  |  |  |  |  |
| 3   | 1   | 02  |  |  |  |  |  |  |  |
| 4   | 0   | _   |  |  |  |  |  |  |  |
| 5   | 1   | 2B  |  |  |  |  |  |  |  |
| 6   | 0   | _   |  |  |  |  |  |  |  |
| 7   | 1   | 32  |  |  |  |  |  |  |  |
| (a) |     |     |  |  |  |  |  |  |  |

|                |     | 1-1- |  |  |  |  |  |  |
|----------------|-----|------|--|--|--|--|--|--|
| T <del>=</del> | 有效位 | 标记   |  |  |  |  |  |  |
| 0              | 1   | 020  |  |  |  |  |  |  |
| 1              | 0   | _    |  |  |  |  |  |  |
| 2              | 1   | 01D  |  |  |  |  |  |  |
| 3              | 1   | 105  |  |  |  |  |  |  |
| 4              | 1   | 064  |  |  |  |  |  |  |
| 5              | 1   | 14D  |  |  |  |  |  |  |
| 6              | 0   | _    |  |  |  |  |  |  |
| 7              | 1   | 27A  |  |  |  |  |  |  |
| (b)            |     |      |  |  |  |  |  |  |

## 请回答下列问题:

- (1)虚拟地址共有几位,哪几位表示虚页号?物理地址共有几位,哪几位表示页框号(物理页号)?
- (2)使用物理地址访问 Cache 时,物理地址应划分成哪几个字段?要求说明每个字段的位数及在物理 地址中的位置。
- (3) 虚拟地址001C60H所在的页面是否在主存中?若在主存中,则该虚拟地址对应的物理地址是什 么?访问该地址时是否 Cache 命中?要求说明理由。
- (4) 假定为该机配置一个四路组相联的 TLB 共可存放 8 个页表项, 若其当前内容(十六进制) 如下图 所示,则此时虚拟地址 024BACH 所在的页面是否存在主存中?要求说明理由。

| 组号 | 有效位 | 标记  | 页框号 |  |
|----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|--|
| 0  | 0   | _   | _   | 1   | 001 | 15  | 0   | _   | _   | 1   | 012 | 1F  |  |
| 1  | 1   | 013 | 2D  | 0   | _   | _   | 1   | 800 | 7E  | 0   | _   | _   |  |

- 9. 【2016】某计算机采用页式虚拟存储管理方式,按字节编址,虚拟地址为32位,物理地址为24 位, 页大小为8KB, TLB 采用全相联映射, Cache 数据区大小为64KB, 按 2 路组相联方式组织, 主存块 大小为64 B。存储访问过程的示意图如下。请回答下列问题: 【P74,45 题】
- (1)图中字段A~G的位数各是多少?TLB标记字段B中存放的是什么信息?
- (2) 将块号为 4099 的主存块装入 Cache 中时, 所映射的 Cache 组号是多少?对应的H字段内容是什 么?
- (3) Cache 缺失处理的时间开销大还是缺页处理的时间开销大?为什么?
- (4)为什么 Cache 可以采用直写(WriteThrough)策略,而修改页面内容时总是采用回写(WriteBack)





- (1) 主存物理地址占多少位?
- (2) TLB 采用什么映射方式?TLB 是用 SRAM 还是用 DRAM 实现?
- (3) Cache 采用什么映射方式?若 Cache 采用 LRU 替换算法和回写(WriteBack)策略,则 Cache 每行中除数据(Data)、Tag 和有效位外,还应有哪些附加位?Cache 的总容量是多少?Cache 中有效位的作用是什么?
- (4) 若 CPU 给出的虚拟地址为0008C040H,则对应的物理地址是多少?是否在 Cache 中命中?说明理由。若 CPU 给出的虚拟地址为0007C260H,则该地址所在主存块映射到的 Cache 组号是多少?

- 11. 【2019】若计算机M的主存地址为32位,采用分页存储管理方式,页大小为4KB,计算机M上函数f1的部分机器级代码如下
- (1)则第 1 行的 push 指令和第 30 行的ret指令是否在同一页中(说明理由)?
- (2) 若指令 Cache 有 64 行, 采用 4 路组相联映射方式, 主存块大小为64 B, 则 32 位主存地址中, 哪几位表示块内地址?哪几位表示 Cache 组号?哪几位表示标记(tag)信息?读取第 16 行的 call 指令时, 只可能在指令 Cache 的哪一组中命中(说明理由)?

```
int f1(int n)
1 00401000
               55
                                 push ebp
 if (n > 1)
11
    00401018
                   83 7D 08 01
                                        cmp dword ptr[ebp + 8], 1
12
     0040101C
                   7E 17
                                    jle f1 + 35h (00401035)
     return n * fl(n-1);
13
    0040101E
                 8B 45 08
                                    mov eax, dword ptr[ebp + 8]
14
     00401021
                  83 E8 01
                                    sub eax, 1
15
     00401024
                  50
                                     push eax
               E8 D6 FF FF FF
16
     00401025
                                     call f1(00401000)
19
     00401030
                 OF AF C1
                                    imul eax, ecx
20
     00401033
                   EB 05
                                    jmp f1 + 3Ah (0040103a)
     else return 1;
21
     00401035
                   B8 01 00 00 00
                                    mov eax, 1
 }
26
     00401040
                   3B EC
                                    cmp ebp,esp
30
     0040104A
                   C3
                                     ret
```

其中, 机器级代码行包括行号、虚拟地址、机器指令和汇编指令。

12. 【2021】假设计算机M的主存地址为24位,按字节编址;采用分页存储管理方式,虚拟地址为30 位, 页大小为4KB; TLB 采用 2 路组相联方式和 LRU 替换策略, 共 8 组。

请回答下列问题: 【P122,44题】

- (1)虚拟地址中哪几位表示虚页号?哪几位表示页内地址?
- (2) 已知访问 TLB 时虚页号高位部分用作 TLB 标记, 低位部分用作 TLB 组号, M 的虚拟地址中哪几位 是 TLB 标记?哪几位是 TLB 组号?
- (3) 假设 TLB 初始时为空,访问的虚页号依次为10,12,16,7,26,4,12和 20,在此过程中,哪一个虚页号 对应的 TLB 表项被替换?说明理由。
- (4) 若将M中的虚拟地址位数增加到 32 位,则 TLB 表项的位数增加几位?

## 第4章指令系统

| 4.1 | 捛 | 4 | 杦 | 左 |
|-----|---|---|---|---|
|     |   |   |   |   |

| 1. 【2017】某计算  | 机按字节编址,指令字长[ | 固定且只有两种指令格式。 | 其中三地址指令29条,二地 |
|---------------|--------------|--------------|---------------|
| 址指令 107 条, 每个 | 、地址字段为6位,则指令 | 字长至少应该是()。   | 【P78,16题】     |
| A. 24 位       | B. 26 位      | C. 28 位      | D. 32 位       |

 2. 【2022】下列选项中,属于指令集体系结构(ISA)规定的内容是()。
 【P127, 18 题】

 I. 指令字格式和指令类型
 II. CPU 的时钟周期

 III. 通用寄存器的个数和位数
 IV. 加法器的进位方式

 A. 仅 I、II
 B. 仅 I、III
 C. 仅 II、IV
 D. 仅 I、III、IV

3. 【2022】设计某指令系统时,假设采用 16 位定长指令字格式,操作码使用扩展编码方式,地址码为 6 位,包含零地址、一地址和二地址 3 种格式的指令。若二地址指令有 12 条,一地址指令有 254条,则零地址指令的条数最多为()。 【P127,19 题】

A. 0 B. 2 C. 64 D. 128

### 4.2 数据的对齐和大/小端存放方式

1. 【2012】某计算机存储器按字节编址,采用小端方式存放数据。假定编译器规定 int 型和 short 型长度分别为 32 位和 16 位,并且数据按边界对齐存储。某C语言程序段如下: 【P32, 15 题】

```
struct {
    int a;
    char b;
    short c;
}record;
record.a = 273;
```

若 record 变量的首地址为0xC008,则地址0xC008中内容及 record. c 的地址分别为()。

A.  $0 \times 00$ ,  $0 \times C00D$ 

B.  $0 \times 00$ ,  $0 \times C00E$ 

 $C.0 \times 11$ ,  $0 \times COOD$ 

D.  $0 \times 11$ ,  $0 \times C00E$ 

2. 【2016】某计算机字长为 32 位, 按字节编址, 采用小端(Little Endian)方式存放数据。假定有一个 double 型变量, 其机器数表示为1122334455667788H, 存放在00008040H开始的连续存储单元中, 则存储单元0000 8046H中存放的是()。

A. 22H

B. 33H

C. 66H

D. 77H

3. 【2018】某 32 位计算机按字节编址, 采用小端(Little Endian)方式。若语句 "inti = 0;"对应指令的机器代码为 "C7 45 FC 00 00 00 00", 则语句 "int i=-64;"对应指令的机器代码是()。

【P87,15题】

A. C7 45 FC CO FF FF FF

B. C7 45 FC OC FF FF FF

C. C7 45 FC FF FF FF C0

D. C7 45 FC FF FF FF OC

4. 【2019】某计算机采用大端方式,按字节编址。某指令中操作数的机器数为1234 FF00H,该操作数采用基址寻址方式,形式地址(用补码表示)为FF12H,基址寄存器的内容为F000 0000H,则该操作数的 LSB(最低有效字节)所在的地址是()。 【P98,15 题】

- A. F000 FF12H
- B. F000 FF15H
- C. EFFF FF12H
- D. EFFF FF15H

5. 【2020】在按字节编址, 采用小端方式的 32 位计算机中, 按边界对齐方式为以下C语言结构型变量a分配存储空间:

```
struct recoed {
   short x1;
   int x2;
}a;
```

A. 2020 FE03H

- B. 2020 FE04H
- C. 2020 FE05H
- D. 2020 FE06H

### 4.3 指令寻址与数据寻址

1. 【2009】某机器字长为 16 位, 主存按字节编址, 转移指令采用相对寻址, 由两个字节组成, 第一个字节为操作码字段, 第二个字节为相对位移量字段。假定取指令时, 每取一个字节 PC 自动加 1。若某转移指令所在主存地址为2000H, 相对位移量字段的内容为06H, 则该转移指令成功转移后的目标地址是()。

- A. 2006H
- В. 2007Н
- C. 2008H
- D. 2009H

2. 【2011】偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻址方式 中,不属于偏移寻址方式的是()。 【P21,16题】

- A. 间接寻址
- B. 基址寻址 C. 相对寻址
- D. 变址寻址

3. 【2013】假设变址寄存器R的内容为1000H, 指令中的形式地址为2000H; 地址1000H中的内容为 2000H, 地址2000H中的内容为3000H, 地址3000H中的内容为4000H, 则变址寻址方式下访问到的 【P42,17题】 操作数是()。

- A. 1000H
- B. 2000H
- C. 3000H
- D. 4000H

4. 【2014】某计算机有 16 个通用寄存器, 采用 32 位定长指令字, 操作码字段(含寻址方式位)为 8 位, Store 指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式。若基址寄存器 可使用任一通用寄存器,且偏移量用补码表示,则 Store 指令中偏移量的取值范围是( )。

【P50,17题】

A.  $-32768 \sim +32767$ 

B.  $-32767 \sim +32768$ 

 $C. -65536 \sim +65535$ 

D.  $-65535 \sim +65536$ 

5. 【2016】某指令格式如下所示。其中M为寻址方式, I 为变址寄存器编号, D 为形式地址。若采用 先变址后间址的寻址方式,则操作数的有效地址是()。 【P69,17题】



A. I+D

C. ((I)+D)B. (I)+D

D. ((I))+D

- 6.【2017】下列寻址方式中,最适合按下标顺序访问一维数组元素的是()。 【P78,15题】
- A. 相对寻址
- B. 寄存器寻址
- C. 直接寻址
- D. 变址寻址

7. 【2018】按字节编址的计算机中,某 double 型数组A的首地址为2000H,使用变址寻址和循环结 构访问数组 A, 保存数组下标的变址寄存器初值为 0, 每次循环取一个数组元素, 其偏移地址为变址 值乘以 sizeof (double), 取完后变址寄存器内容自动加 1。若某次循环所取元素的地址为2100H, 则 进入该次循环时变址寄存器的内容是()。 【P87,18题】

A. 25

B. 32

C. 64

D. 100

8. 【2019】某计算机采用大端方式,按字节编址。某指令中操作数的机器数为1234 FF00H,该操作 数采用基址寻址方式,形式地址(用补码表示)为FF12H,基址寄存器的内容为F000 0000H,则该操作 数的 LSB (最低有效字节) 所在的地址是( )。 【P98,15题】

- A. F000FF12H B. F000FF15H C. EFFFFF12H D. EFFFFF15H

9. 【2020】某计算机采用 16 位定长指令字格式, 操作码位数和寻址方式位数固定, 指令系统有 48 条指令,支持直接、间接、立即、相对4种寻址方式。单地址指令中,直接寻址方式的可寻址范围 是()。 【P107, 16 题】

- A.  $0 \sim 255$  B.  $0 \sim 1023$  C.  $-128 \sim 127$  D.  $-512 \sim 511$

10.【2010】(11分)某计算机字长为16位,主存地址空间大小为128KB,按字编址。采用单字长指令格式,指令各字段定义如下表所示。

| 15 | 12 | 11 | 6  | 5  | 0   |   |
|----|----|----|----|----|-----|---|
|    | OP | Ms | Rs | Md | Rd  |   |
|    |    | 源操 | 作数 | 目的 | 操作数 | _ |

转移指令采用相对寻址方式,相对偏移量用补码表示,寻址方式定义如下表所示。

| Ms/Md | 寻址方式 助记符 |       | 含义                   |  |  |  |  |
|-------|----------|-------|----------------------|--|--|--|--|
| 000B  | 寄存器直接    | Rn    | 操作数=(Rn)             |  |  |  |  |
| 001B  | 寄存器间接    | (Rn)  | 操作数=((Rn))           |  |  |  |  |
| 010B  | 寄存器间接、自增 | (Rn)+ | 操作数=((Rn)),(Rn)+1→Rn |  |  |  |  |
| 011B  | 相对       | D(Rn) | 转移目标地址=(PC)+(Rn)     |  |  |  |  |

注:(X)表示存储器地址X或寄存器X的内容

请回答下列问题: 【P17, 43 题】

- (1)该指令系统最多可有多少条指令?该计算机最多有多少个通用寄存器?存储器地址寄存器(MAR)和存储器数据寄存器(MDR)至少各需要多少位?
- (2)转移指令的目标地址范围是多少?
- (3) 若操作码0010 B表示加法操作(助记符为 add), 寄存器 R4 和 R5 的编号分别为100 B和101 B, R4 的内容为1234H, R5的内容为5678H, 地址1234H中的内容为5678H, 地址5678H中的内容为1234H, 则汇编语言为"add(R4),(R5)+"(逗号前为源操作数, 逗号后为目的操作数) 对应的机器码是什么(用十六进制表示)?该指令执行后, 哪些寄存器和存储单元中的内容会改变?改变后的内容是什么?

11. 【2013】某计算机采用 16 位定长指令字格式, 其 CPU 中有一个标志寄存器, 其中包含进位/借位标志 CF、零标志 ZF 和符号标志 NF。假定为该机设计了条件转移指令, 其格式如下:

| 15 |       | 11 | 10 | 9 | 8 | 7 |        | 0 |  |
|----|-------|----|----|---|---|---|--------|---|--|
|    | 00000 |    | C  | Ζ | N |   | OFFSET |   |  |

其中,00000 为操作码  $OP; C \times Z$  和 N 分别为  $CF \times ZF$  和 NF 的对应检测位,某检测位为 1 时表示需检测对应标志位,需检测的标志位中只要有一个为 1 就转移,否则不转移。例如,若C = 1, Z = 0, N = 1,则需检测CF和NF的值,当CF = 1或NF = 1时发生转移;OFFSET 是相对偏移量,用补码表示。转移执行时,转移目标地址为 $(PC)+2+2\times OFFSET$ ;顺序执行时,下条指令地址为(PC)+2。请回答下列问题:

【P46,44 题】

(1)该计算机存储器按字节编址还是按字编址?该条件转移指令向后(反向)最多可跳转多少条指令?

| 15 |       | 11 | 10 | 9 | 8 | 7 |          | 0 |
|----|-------|----|----|---|---|---|----------|---|
|    | 00000 |    | 0  | 1 | 1 |   | 11100011 |   |

- (2) 某条件转移指令的地址为200CH, 指令内容如上图所示, 若该指令执行时CF = 0, ZF = 0, NF = 1, 则该指令执行后PC的值是多少?若该指令执行时CF = 1, ZF = 0, NF = 0, 则该指令执行后PC的值又是多少?请给出计算过程。
- (3) 实现"无符号数比较小于等于时转移"功能的指令中, C、Z和N应各是什么?
- (4)以下是该指令对应的数据通路示意图,要求给出图中部件①③的名称或功能说明。



12. 【2021】假定计算机M字长为 16 位, 按字节编址, 连接 CPU 和主存的系统总线中地址线为 20 位、数据线为 8 位, 采用 16 位定长指令字, 指令格式及其说明如下:

| 格式 | 6位     | 2位     | 2位 | 2位  | 4位  |  |  |  |
|----|--------|--------|----|-----|-----|--|--|--|
| R型 | 000000 | rs     | rt | rd  | op1 |  |  |  |
| 型  | op2    | rs     | rt | imm |     |  |  |  |
| J型 | op3    | target |    |     |     |  |  |  |

指令功能或指令类型说明 R[rd] ← R[rs] op1 R[rt] 含ALU运算,条件转移和访存操作3类指令 PC的低10位 ← target

其中, op1 ~ op3为操作码, rs, rt和rd为通用寄存器编号, R[r]表示寄存器r的内容, imm为立即数, target 为转移目标的形式地址。请回答下列问题: 【P121, 43 题】

- (1) ALU 的宽度是多少位?可寻址主存空间大小为多少字节?指令寄存器、主存地址寄存器 (MAR) 和主存数据寄存器 (MDR) 分别应有多少位?
- (2) R型格式最多可定义多少种操作?I型和J型格式总共最多可定义多少种操作?通用寄存器最多有多少个?
- (3) 假定 op1 为 0010 和 0011 时,分别表示带符号整数减法和带符号整数乘法指令,则指令 01B2H 的功能是什么(参考上述指令功能说明的格式进行描述)?若 1,2,3 号通用寄存器当前内容分别为 B052H,0008H,0020H,则分别执行指令01B2H和01B3H后,3 号通用寄存器内容各是什么?各自结果是否溢出?
- (4) 若采用 I 型格式的访存指令中imm(偏移量) 为带符号整数,则地址计算时应对 imm 进行零扩展还是符号扩展?
- (5) 无条件转移指令可以采用上述哪种指令格式?

### 4.4CISC 和 RISC 的基本概念

1. 【2009】下列关于 RISC 的叙述中, 错误的是()。

【P3,17题】

- A. RISC 普遍采用微程序控制器
- B. RISC 大多数指令在一个时钟周期内完成
- C. RISC 的内部通用寄存器数量相对 CISC 多
- D. RISC 的指令数、寻址方式和指令格式种类相对 CISC 少

### 4.5 高级语言和机器级代码之间的对应

1. 【2017】在按字节编址的计算机M上, f1的部分源程序(阴影部分)与对应的机器级代码(包括指令的虚拟地址)如下所示。将f1中的 int 都改成 float, 可得到计算f(n)的另一个函数f2

其中, 机器级代码行包括行号、虚拟地址、机器指令和汇编指令。请回答下列问题:

(1) 计算机M是 RISC 还是 CISC?为什么?

【P82,44 题】

- (2)f1的机器指令代码共占多少字节?要求给出计算过程。
- (3) 第 20 条指令 cmp 通过i减n-1实现对i和n-1的比较。执行f1(0)过程中,当i=0时,cmp 指令执行后,进/借位标志CF的内容是什么?要求给出计算过程。
- (4)第 23 条指令 shl 通过左移操作实现了 power\*2 运算,在 f2 中能否也用 shl 指令实现 power\*2? 为什么?

2. 【2019】已知 $f(n) = n! = n \times (n-1) \times (n-2) \times \cdots \times 2 \times 1$ , 计算f(n)的C语言函数f1的源程序 (阴影部分)及其在 32 位计算机M上的部分机器级代码如下:

```
int f1(int n){
1 00401000
                55
                                  push ebp
     if (n>1)
     00401018
11
                   83 7D 08 01
                                         cmp dword ptr[ebp + 8], 1
12
     0040101C
                   7E 17
                                     ile f1 + 35h (00401035)
         return n * f1(n-1);
13
     0040101E
                   8B 45 08
                                     mov eax, dword ptr [ebp + 8]
14
     00401021
                  83 E8 01
                                      sub eax, 1
15
     00401024
                  50
                                      push eax
               E8 D6 FF FF FF
16
     00401025
                                      call f1(00401000)
19
     00401030
                   OF AF C1
                                     imul eax, ecx
20
     00401033
                   EB 05
                                     jmp f1 + 3Ah (0040103a)
     else return 1;
21
     00401035
               B8 01 00 00 00
                                     mov eax, 1
}
...
26
     00401040
                   3B EC
                                      cmp ebp, esp
30 0040104A
                   C3
                                      ret
```

其中, 机器级代码行包括行号、虚拟地址、机器指令和汇编指令, 计算机M按字节编址, int 型数据占 32 位。请回答下列问题: 【P103, 45 题】

- (1) 计算f(10)需要调用函数f1多少次?执行哪条指令会递归调用f1?
- (2) 上述代码中, 哪条指令是条件转移指令?哪几条指令一定会使程序跳转执行?
- (3)根据第 16 行的 call 指令,第 17 行指令的虚拟地址应是多少?已知第 16 行的 call 指令采用相对寻址方式,该指令中的偏移量应是多少(给出计算过程)?已知第 16 行的 call 指令的后 4 字节为偏移量,M是采用大端方式还是采用小端方式?
- (4) f(13) = 6227020800,但f1(13)的返回值为 1932053504,为什么两者不相等?要使f1(13)能返回正确的结果,应如何修改f1的源程序?
- (5) 第 19 行的 imul 指令(带符号整数乘)的功能是 $R[eax] \leftarrow R[eax] \times R[ecx]$ , 当乘法器输出的高、低 32 位乘积之间满足什么条件时, 溢出标志OF = 1?要使CPU在发生溢出时转异常处理, 编译器应在 imul 指令后应加一条什么指令?

# 第5章中央处理器(CPU)

#### 5.1CPU 的功能和基本结构

1.【2010】下列寄存器中,汇编语言程序员可见的是( )。

【P13, 18 题】

A. 存储器地址寄存器(MAR)

B. 程序计数器 (PC)

C. 存储器数据寄存(MDR)

D. 指令寄存器 (IR)

2. 【2016】某计算机主存空间为4GB,字长为32位,按字节编址,采用32位字长指令字格式。若指 令按字边界对齐存放,则程序计数器(PC)和指令寄存器(IR)的位数至少分别是( )。【P69, 18 题】 A. 30、30 B. 30、32 C. 32、30 D. 32、32

- 3. 【2019】下列有关处理器时钟脉冲信号的叙述中,错误的是()。
- 【P98,16题】
- A. 时钟脉冲信号由机器脉冲源发出的脉冲信号经整形和分频后形成
- B. 时钟脉冲信号的宽度称为时钟周期, 时钟周期的倒数为机器主频
- C. 时钟周期以相邻状态单元间组合逻辑电路的最大延迟为基准确定
- D. 处理器总是在每来一个时钟脉冲信号时就开始执行一条新的指令

4. 【2021】下列寄存器中, 汇编语言程序员可见的是()。

【P118,17题】

I. 指令寄存器

II. 微指令寄存器

III. 基址寄存器

IV. 标志/状态寄存器

A. 仅 I、II B. 仅 I、IV C. 仅 II、IV D. 仅 III、IV

### 5.2 指令执行过程

- 1. 【2011】假定不采用 Cache 和指令预取技术, 且机器处于"开中断"状态。在下列有关指令执行 的叙述中,错误的是()。 【P22,19题】
- A. 每个指令周期中 CPU 都至少访问内存一次
- B. 每个指令周期一定大于或等于一个 CPU 时钟周期
- C. 空操作指令的指令周期中任何寄存器的内容都不会被改变
- D. 当前程序在每条指令执行结束时都可能被外部中断打断

2. 【2019】某指令功能为R[r2] ← R[r1] + M[R[0]], 其两个源操作数分别采用寄存器、寄存器间接 寻址方式。对于下列给定部件,该指令在取数及执行过程中需要用到的是( )。 【P98,17 题】

I. 通用寄存器组(GPRs)

II. 算术逻辑单元(ALU)

III. 存储器(Memory) IV. 指令译码器(ID)

A. 仅 I、II B. 仅 I、II、III C. 仅 II、III、IV D. 仅 I、III、IV

#### 5.3 数据通路的功能和基本结构

1.【2010】下列选项中,能缩短程序执行时间的措施是()。

【P12,12题】

I. 提高 CPU 时钟频率 II. 优化数据通路结构 III. 对程序进行编译优化

A. 仅 I、II B. 仅 I、III C. 仅 II、III D. I、II、III

2. 【2016】单周期处理器中所有指令的指令周期为一个时钟周期。下列关于单周期处理器的叙述 中,错误的是()。 【P70,20题】

A. 可以采用单总线结构数据通路 B. 处理器时钟频率较低

C. 在指令执行过程中控制信号不变 D. 每条指令的 CPI 为 1

3. 【2021】下列关于数据通路的叙述中, 错误的是()。

【P118, 18 题】

- A. 数据通路包含 ALU 等组合逻辑(操作)元件
- B. 数据通路包含寄存器等时序逻辑(状态)元件
- C. 数据通路不包含用于异常事件检测及响应的电路
- D. 数据通路中的数据流动路径由控制信号进行控制

4. 【2009】某计算机字长 16 位,采用 16 位定长指令字结构,部分数据通路结构如上图所示。上图中所有控制信号为 1 时表示有效、为 0 时表示无效。例如控制信号 MDRinE 为 1 表示允许数据从 DB 打入 MDR,MDRin 为 1 表示允许数据从内总线打入 MDR。假设 MAR 的输出一直处于使能状态。加法指令 "ADD(R1),R0"的功能为(R0) + ((R1))  $\rightarrow$  (R1),即将R0中的数据与R1的内容所指主存单元的数据相加,并将结果送入 R1 的内容所指主存单元中保存。下表给出了上述指令取指和译码阶段每个节拍(时钟周期)的功能和有效控制信号,请按表中描述方式用表格列出指令执行阶段每个节拍的功能和有效控制信号。

| 时钟 | 功能                       | 有效控制信号             |
|----|--------------------------|--------------------|
| C1 | MAR ← (PC)               | PCout, MARin       |
| C2 | MDR ← M(MAR),PC ← (PC)+1 | MemR, MDRinE, PC+1 |
| С3 | IR ← (MDR)               | MDRout, IRin       |
| C4 | 指令译码                     | 无                  |



5. 【2013】某计算机采用 16 位定长指令字格式, 其 CPU 中有一个标志寄存器, 其中包含进位/借位 标志 CF、零标志 ZF 和符号标志 NF。假定为该机设计了条件转移指令, 其格式如下:

| 15 |       | 11 | 10 | 9 | 8 | 7 |          | 0 |
|----|-------|----|----|---|---|---|----------|---|
|    | 00000 |    | 0  | 1 | 1 |   | 11100011 |   |

其中,00000 为操作码OP; C、Z和N分别为CF、ZF和NF的对应检测位,某检测位为1时表示需检测对 应标志位, 需检测的标志位中只要有一个为 1 就转移, 否则不转移。例如, 若C = 1, Z = 0, N = 1, 则需检测CF和NF的值, 当CF = 1或NF = 1时发生转移; OFFSET 是相对偏移量, 用补码表示。转移执行 时,转移目标地址为(PC)+2+2×0FFSET;顺序执行时,下条指令地址为(PC)+2。请回答下列问题。

【P46,44题】

(1)以下是该指令对应的数据通路示意图,要求给出图中部件①③的名称或功能说明。



- 6. 【2015】某 16 位计算机的主存按字节编码, 存取单位为 16 位;采用 16 位定长指令字格式; CPU 采用单总线结构, 主要部分如下图所示。图中 R0 至 R3 为通用寄存器; T 为暂存器; SR 为移位寄存器,可实现直送(mov)、左移一位(left)和右移一位(right)3 种操作, 控制信号为 SRop, SR 的输出由信号 SRout 控制; ALU 可实现直送 A(mova)、A 加 B(add)、A 减 B(sub)、A 与 B(and)、A 或 B(or)、非 A(not)和A加1(inc)7种操作, 控制信号为ALUop。请回答下列问题: 【P64, 43 题】
- (1)图中哪些寄存器是程序员可见的?为何要设置暂存器T?
- (2) 控制信号 ALUop 和 SRop 的位数至少各是多少?
- (3) 控制信号 SRout 所控制部件的名称或作用是什么?
- (4)端点①~⑨中,哪些端点须连接到控制部件的输出端?
- (5)为完善单总线数据通路,需要在端点①~⑨中相应的端点之间添加必要的连线。写出连线的起点和终点,以正确表示数据的流动方向。
- (6) 为什么二路选择器 MUX 的一个输入端是 2?



图 2015 年第 43 题

7. 【2015】上一题中描述的计算机, 其部分指令执行过程的控制信号如下所示。



#### (a) 部分指令控制信号

该机指令格式如下图所示,支持寄存器直接和寄存器间接两种寻址方式,寻址方式位分别为0和1,通用寄存器R0~R3的编号分别为0、1、2和3。

| 指令操作码 | 目的 | 操作数 | 源操  | 乍数1 | 源操作数1   |  |  |
|-------|----|-----|-----|-----|---------|--|--|
| OP    | Md | Rd  | Ms1 | Rs1 | Ms2 Rs2 |  |  |

#### (b)指令格式

其中 Md、Ms1、Ms2 为寻址方式位, Rd、Rs1、Rs2 为寄存器信号。

- 三地址指令:源操作数10P源操作数2→目的操作数地址
- 二地址指令(末 3 位均为 0): OP 源操作数1 →目的操作数地址

单地址指令(末 6 位均为 0):OP 目的操作数→目的操作数地址

请回答下列问题: 【P64, 44 题】

- (1) 该机的指令系统最多可定义多少条指令?
- (2) 若 inc、shl 和 sub 指令的操作码分别为01H、02H和03H,则以下指令对应的机器代码各是什么?
  - ① inc R1;  $(R1)+1 \rightarrow R1$ ② sh1 R2,R1;  $(R1)<<1 \rightarrow R2$ ③ sub R3,(R1),R2;  $((R1))-(R2)\rightarrow R3$
- (3)假设寄存器X的输入和输出控制信号分别为 Xin 和 Xout, 其值为 1表示有效, 为 0表示无效(如 PCout=1表示 PC 内容送总线);存储器控制信号为 MEMop, 用于控制存储器的读(read)和写(write)操作。写出图(a)中标号①至⑧处的控制信号或控制信号的取值。
- (4)指令 "sub R1, R3, (R2)" 和 "inc R1"的执行阶段至少各需要多少个时钟周期?

8. 【2022】某 CPU 中部分数据通路如下图所示, 其中, GPRs 为通用寄存器组; FR 为标志寄存器, 用于存放 ALU 产生的标志信息; 带箭头虚线表示控制信号, 如控制信号 Read、Write 分别表示主存读、主存写, MDRin 表示内部总线上数据写入 MDR, MDRout 表示 MDR 的内容送内部总线。请回答下列问题:



- (1) 设 ALU 的输入端 A、B 及输出端F的最高位分别为 $A_{15}$ 、 $B_{15}$ 及 $F_{15}$ ,FR 中的符号标志和溢出标志分别为SF和OF,则SF的逻辑表达式是什么?A 加B、 A减B时OF的逻辑表达式分别是什么?要求逻辑表达式的输入变量为 $A_{15}$ 、 $B_{15}$ 及 $F_{15}$ 。
- (2) 为什么要设置暂存器Y和Z?
- (3)若 GPRs 的输入端 rs、rd 分别为所读、写的通用寄存器的编号,则 GPRs 中最多有多少个通用寄存器?rs 和 rd 来自图中的哪个寄存器?已知 GPRs 内部有一个地址译码器和一个多路选择器, rd 应连接地址译码器还是多路选择器?
- (4)取指令阶段(不考虑 PC 增量操作)的控制信号序列是什么?若从发出主存读命令到主存读出数据并传送到 MDR 共需 5 个时钟周期,则取指令阶段至少需要几个时钟周期?
- (5) 图中控制信号由什么部件产生?图中哪些寄存器的输出信号会连到该部件的输入端?

### 5.4 控制器的功能和工作原理

| 1. | 【2009】 | 相对于微程序控制器, | 硬布线控制器的特点是()。 | 【P98,19 题】 |
|----|--------|------------|---------------|------------|
|----|--------|------------|---------------|------------|

- A. 指令执行速度慢, 指令功能的修改和扩展容易
- B. 指令执行速度慢, 指令功能的修改和扩展难
- C. 指令执行速度快, 指令功能的修改和扩展容易
- D. 指令执行速度快, 指令功能的修改和扩展难

- 2. 【2012】某计算机的控制器采用微程序控制方式, 微指令中的操作控制字段采用字段直接编码 法, 共有33个微命令, 构成5个互斥类, 分别包含7、3、12、5和6个微命令, 则操作控制字段至少 有()。 【P32,18题】
- A. 5 位
- B.6位
- C. 15 位
- D. 33 位

3. 【2014】某计算机采用微程序控制器,共有32条指令,公共的取指令微程序包含2条微指令,各 指令对应的微程序平均由4条微指令组成,采用断定法(下地址字段法)确定下条微指令地址,则微 指令中下地址字段的位数至少是()。 【P50,18题】

A. 5

B. 6

C. 8

D. 9

【P4,22题】

4. 【2017】下列关于主存储器 (MM) 和控制存储器 (CS) 的叙述中, 错误的是 ( )。 【P78, 18 题】

- A. MM 在 CPU 外, CS 在 CPU 内
- B. MM 按地址访问, CS 按内容访问
- C. MM 存储指令和数据, CS 存储微指令
- D. MM 用 RAM 和 ROM 实现, CS 用 ROM 实现

## 5.5 异常和中断机制

1.【2009】下列选项中,能引起外部中断的事件是()。

A. 键盘输入 B. 除数为 0 C. 浮点运算下溢 D. 访存缺页

2. 【2010】单级中断系统中, 中断服务程序内的执行顺序是( )。 【P13,21 题】

I. 保护现场 II. 开中断 III. 关中断

IV. 保存断点 V. 中断事件处理 VI. 恢复现场 VII. 中断返回

A.  $I \rightarrow V \rightarrow VI \rightarrow II \rightarrow VII$ B. III  $\rightarrow$  I  $\rightarrow$  V  $\rightarrow$  VII

C. III $\rightarrow$ IV $\rightarrow$ V $\rightarrow$ VI $\rightarrow$ VII D. IV  $\rightarrow$  I  $\rightarrow$  V  $\rightarrow$  VI  $\rightarrow$  VII 3. 【2012】响应外部中断的过程中,中断隐指令完成的操作,除保护断点外,还包括()。

【P33,22题】

I. 关中断 II. 保存通用寄存器的内容 III. 形成中断服务程序入口地址并送 PC

A.仅I、II

B. 仅 I、III C. 仅 II、III D. I、II、III

- 4. 【2012】中断处理和子程序调用都需要压栈以保护现场, 中断处理一定会保存而子程序调用不需 要保存其内容的是()。 【P33,24 题】
- A. 程序计数器 B. 程序状态字寄存器 C. 通用数据寄存器 D. 通用地址寄存器

- 5. 【2015】内部异常(内中断)可分为故障(fault)、陷阱(trap)和终止(abort)三类。下列有关内 【P60,22题】 部异常的叙述中,错误的是()。
- A. 内部异常的产生与当前执行指令相关
- B. 内部异常的检测由 CPU 内部逻辑实现
- C. 内部异常的响应发生在指令执行过程中
- D. 内部异常处理后返回到发生异常的指令继续执行

6.【2015】处理外部中断时,应该由操作系统保存的是()。

【P61,23题】

A. 程序计数器 (PC) 的内容

B. 通用寄存器的内容

C. 快表(TLB)中的内容

D. Cache 中的内容

7. 【2015】假定下列指令已装入指令寄存器,则执行时不可能导致 CPU 从用户态变为内核态(系统 【P61,24 题】 态)的是()。

A. DIV RO, R1;  $(R0)/(R1) \rightarrow R0$ 

B. INT n; 产生软中断

C. NOT RO; 寄存器R0的内容取非

把地址 addr 处的内存数据放入寄存器 RO 中 D. MOV RO, addr;

- 8. 【2020】下列关于"自陷"(Trap, 也称陷阱)的叙述中, 错误的是( )。 【P107, 18 题】
- A. 自陷是通过陷阱指令预先设定的一类外部中断事件
- B. 自陷可用于实现程序调试时的断点设置和单步跟踪
- C. 自陷发生后 CPU 将转去执行操作系统内核相应程序
- D. 自陷处理完成后返回到陷阱指令的下一条指令执行

9.【2020】下列事件中,属于外部中断事件的是()。

【P108, 20 题】

I. 访存时缺页 II. 定时器到时 III. 网络数据包到达

A. 仅 I、II B. 仅 I、III C. 仅 II、III D. I、II、III

- 10. 【2020】外部中断包括不可屏蔽中断(NMI)和可屏蔽中断,下列关于外部中断的叙述,错误的是 ( )。 【P108, 21 题】
- A. CPU 处于关中断状态时, 也能响应 NMI 请求
- B. 一旦可屏蔽中断请求信号有效, CPU 将立即响应
- C. 不可屏蔽中断的优先级比可屏蔽中断的优先级高
- D. 可通过中断屏蔽字改变可屏蔽中断的处理优先级

- 11. 【2022】下列关于中断 I/0 方式的叙述中, 不正确的是( )。 【P127, 21 题】
- A. 适用于键盘、针式打印机等字符型设备
- B. 外设和主机之间的数据传送通过软件完成
- C. 外设准备数据的时间应小于中断处理时间
- D. 外设为某进程准备数据时 CPU 可运行其他进程

### 5.6 指令流水线

| 1. | 【2009】 | 某计   | 算机的指令     | <b></b> | 四个 | 力能段   | 组成  | t,指令流经各 | 功能段     | 的时间( | 忽略各 | 功能  | 段之  |
|----|--------|------|-----------|---------|----|-------|-----|---------|---------|------|-----|-----|-----|
| 间的 | 的缓存时   | ქ间)分 | ↑别为90 ns、 | 80 ns.  | 70 | ns和60 | ns, | 则该计算机的  | j CPU 町 | 钟周期  | 至少是 | ( ) | ) 。 |

【P3, 18 题】

A. 90ns

B. **80** ns

C. 70ns

D. 60ns

2.【2010】下列选项中,不会引起指令流水线阻塞的是()。

【P13,19题】

- A. 数据旁路(转发) B. 数据相关
- C. 条件转移 D. 资源冲突

3. 【2011】下列给出的指令系统特点中,有利于实现指令流水线的是()。 【P22,18 题】

- I. 指令格式规整且长度一致
- II. 指令和数据按边界对齐存放
- III. 只有 Load/Store 指令才能对操作数进行存储访问

A. 仅 I、II B. 仅 II、III C. 仅 I、III D. I、II、III

4. 【2013】某 CPU 主频为1.03GHz, 采用 4 级指令流水线, 每个流水段的执行需要 1 个时钟周期, 假 定 CPU 执行了 100 条指令, 在其执行过程中, 没有发生任何流水线阻塞, 此时流水线的吞吐率为 ( )。 【P42,18题】

A. 0.25×10<sup>9</sup>条指令/秒

B. 0.97 × 109条指令/秒

C. 1.0×10<sup>9</sup>条指令/秒

D. 1.03×109条指令/秒

5.【2016】在无转发机制的五段基本流水线(取指、译码/读寄存器、运算、访写回寄存器)中,下列指令序列存在数据冒险的指令对是()。 【P69,18 题】

I1: addR1, R2, R3;  $(R2) + (R3) \rightarrow R1$ 

I2: addR5, R2, R4;  $(R2) + (R4) \rightarrow R5$ 

I3: addR4, R5, R3;  $(R5) + (R3) \rightarrow R4$ 

I4: addR5, R2, R6;  $(R2) + (R6) \rightarrow R5$ 

A. I1 和 I2 B. I2 和 I3 C. I2 和 I4 D. I3 和 I4

- 6. 【2017】下列关于超标量流水线特性的叙述中,正确的是( )。 【P78,17 题】
- I. 能缩短流水线功能段的处理时间
- II. 能在一个时钟周期内同时发射多条指令
- III. 能结合动态调度技术提高指令执行并行性
- A. 仅 II B. 仅 I、III C. 仅 II、III D. I、II 和 III

- 7. 【2018】若某计算机最复杂指令的执行需要完成 5 个子功能, 分别由功能部件 $A \sim E$ 实现, 各功能部件所需时间分别为80ps、50ps、50ps、70ps和50ps, 采用流水线方式执行指令, 流水段寄存器延时为 20ps, 则 CPU 时钟周期至少为()。 【P87, 20 题】
- A. 60ps B. 70ps C. 80ps D. 100ps

8. 【2019】在采用"取指、译码/取数、执行、访存、写回"5 段流水线的处理器中, 执行如下指令 序列, 其中 s0、s1、s2、s3 和 t2 表示寄存器编号。

```
11: add s2,s1,s0
                              //R[s2] \leftarrow R[s1] + R[s0]
12: load s3, 0(t2)
                               //R[s3] \leftarrow M[R[t2]+0]
13: add s2,s2,s3
                               //R[s2] \leftarrow R[s2] + R[s3]
14: store s2, 0(t2) //[R[t2]+0] \leftarrow R[s2]
```

下列指令对中,不存在数据冒险的是()。

【P98,18题】

A. I1 和 I3

B. I2 和 I3

C. I2 和 I4

D. I3 和 I4

- 9. 【2020】下列给出的处理器类型中, 理想情况下, CPI 为 1 的是( )。 【P107, 17 题】

- I. 单周期 CPU II. 多周期 CPU III. 基本流水线 CPU IV. 超标量流水线 CPU
- A.仅I、II
- B. 仅 I、III
- C.仅II、IV
- D. 仅 III、IV

10. 【2012】某 16 位计算机中, 带符号整数用补码表示, 数据 Cache 和指令 Cache 分离。下表给出 了指令系统中部分指令格式,其中 Rs 和 Rd 表示寄存器, mem 表示存储单元地址, (x)表示寄存器x或 存储单元x的内容。

| 名称      | 指令的汇编格式       | 指令功能                       |
|---------|---------------|----------------------------|
| 加法指令    | ADD Rs,Rd     | $(Rs)+(Rd) \rightarrow Rd$ |
| 算术/逻辑左移 | SHL Rd        | 2 * (Rd) → Rd              |
| 算术右移    | SHR Rd        | (Rd) / 2 → Rd              |
| 取数指令    | LOAD Rd, mem  | (mem) → Rd                 |
| 存数指令    | STORE Rs, mem | (Rs) → mem                 |

该计算机采用 5 段流水方式执行指令,各流水段分别是取指(IF)、译码/读寄存器(ID)、执行/计算 有效地址(EX)、访问存储器(M)和结果写回寄存器(WB),流水线采用"按序发射,按序完成"方式, 没有采用转发技术处理数据相关,并且同一个寄存器的读和写操作不能在同一个时钟周期内进行。 请回答下列问题: 【P36,44 题】

- (1) 若 int 型变量x的值为-513, 存放在寄存器 R1 中, 则执行指令 "SHR R1"后, R1 的内容是多 少?(用十六进制表示)
- (2) 若某个时间段中, 有连续的 4 条指令进入流水线, 在其执行过程中没有发生任何阻塞, 则执行这 4 条指令所需的时钟周期数是多少?
- (3) 若高级语言程序中某赋值语句为x = a + b, x、 $a \cap a \cap b \cap b$  int 型变量, 它们的存储单元地址分别 表示为[x]、[a]和[b]。该语句对应的指令序列及其在指令流水线中的执行过程如下所示。

I1 LOAD R1,[a] 12 LOAD R2,[b] R1,R2 I3 ADD

14 STORE R2,[x]

|                | 时间单元 |    |    |    |    |    |    |    |   |    |    |    |    |    |
|----------------|------|----|----|----|----|----|----|----|---|----|----|----|----|----|
| 指令             | 1    | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9 | 10 | 11 | 12 | 13 | 14 |
| I <sub>1</sub> | IF   | ID | EX | M  | WB |    |    |    |   |    |    |    |    |    |
| $I_2$          |      | IF | ID | EX | M  | WB |    |    |   |    |    |    |    |    |
| I <sub>3</sub> |      |    | IF |    |    |    | ID | EX | M | WB |    |    |    |    |
| $I_4$          |      |    |    |    |    |    | IF |    |   |    | ID | EX | M  | WB |

则这 4 条指令执行过程中, I3的 ID 段和I4的 IF 段被阻塞的原因各是什么?

(4) 若高级语言程序中某赋值语句为x = x \* 2 + a, x和 $\alpha$ 均为 unsigned int 类型变量,它们的存储单 元地址分别表示为[x]、[a],则执行这条语句至少需要多少个时钟周期?要求模仿上表画出这条语句 对应的指令序列及其在流水线中的执行过程示意图。

11. 【2014】某程序中有如下循环代码段P:"for(int i=0; i<N; i++) sum+=A[i];"。假设编译时变量 sum 和i分别分配在寄存器 R1 和 R2 中。常量N在寄存器 R6 中,数组 A 的首地址在寄存器 R3 中。程 序段P起始地址为08048100H,对应的汇编代码和机器代码如下表所示:

| 编号 | 地址        | 机器代码      | 汇编代码             | 注释                           |
|----|-----------|-----------|------------------|------------------------------|
| 1  | 08048100Н | 00022080Н | loop:s11R4,R2,2  | (R2) << 2 → R4               |
| 2  | 08048104Н | 00083020Н | add R4, R4, r3   | $(R4) + (R3) \rightarrow R4$ |
| 3  | 08048108H | 8C850000H | load R5,0(R4)    | $((R4)+0) \rightarrow R5$    |
| 4  | 0804810CH | 00250820Н | add R1, R1, R5   | $(R1) + (R5) \rightarrow R1$ |
| 5  | 08048110Н | 20420001Н | addi R2, R2, 1   | (R2)+1→R2                    |
| 6  | 08048114Н | 1446FFFAH | bne R2, R6, 100p | If (R2) != (R6) goto loop    |

执行上述代码的计算机M采用 32 位定长指令字, 其中分支指令 bne 采用如下格式:

| 31 | 26 | 25 21 | 20 16 | 15 0   |
|----|----|-------|-------|--------|
|    | OP | Rs    | Rd    | OFFSET |

OP 为操作码; Rs 和 Rd 为寄存器编号; OFFSET 为偏移量, 用补码表示。请回答下列问题, 并说明理 由。 【P55,44 题】

- (1) M的存储器编址单位是什么?
- (2) 已知 s11 指令实现左移功能,数组A中每个元素占多少位?
- (3) 表中 bne 指令的 OFFSET 字段的值是多少?已知 bne 指令采用相对寻址方式, 当前 PC 内容为 bne 指令地址,通过分析表中指令地址和 bne 指令内容,推断出 bne 指令的转移目标地址计算公式。
- (4) 若M采用如下"按序发射、按序完成"的5级指令流水线:IF(取值)、ID(译码及取数)、EXE(执 行)、MEM(访存)、WB(写回寄存器),且硬件不采取任何转发措施,分支指令的执行均引起3个时 钟周期的阻塞,则P中哪些指令的执行会由于数据相关而发生流水线阻塞?哪条指令的执行会发生控 制冒险?为什么指令1的执行不会因为与指令5的数据相关而发生阻塞?

### 5.7 多处理器基本概念

1. 【2022】下列关于并行处理技术的叙述中, 不正确的是( )。

【P127, 22 题】

A. 多核处理器属于 MIMD 结构

B. 向量处理器属于 SIMD 结构

C. 硬件多线程技术只可用于多核处理器 D. SMP 中所有处理器共享单一物理地址空间

### 第6章总线和输入输出系统

| C 1 | 24 | 线 |
|-----|----|---|
| 6.1 | 哑  | 缌 |

| 1.【2009】假设某系统总线在一个总线周期中并行传输4B信息,一 | 个总线周期占用2个时钟周期, |
|-----------------------------------|----------------|
| 总线时钟频率为10MHz,则总线带宽是()。            | 【P4, 20 题】     |

A. 10MB/s

B. 20MB/s

C. 40MB/s

D. 80MB/s

2. 【2010】下列选项中的英文缩写均为总线标准的是()。

【P13,20题】

A. PCI、CRT、USB、EISA

B. ISA、CPI、VESA、EISA

C. ISA, SCSI, RAM, MIPS

D. ISA、EISA、PCI、PCI-Express

3. 【2011】在系统总线的数据线上, 不可能传输的是( )。

【P22,20题】

A. 指令

B. 操作数

C. 握手(应答)信号 D. 中断类型号

4. 【2012】某同步总线的时钟频率为100MHz, 宽度为32位, 地址/数据线复用, 每传输一个地址或 数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次"主存写"总线事务传输 128 【P32,19题】 位数据所需要的时间至少是()。

A. 20ns

B. 40ns

C. 50ns

D. 80 ns

| 5.【2012】下列  | 关于 USB 总线特性的描述中,  | 错误的是()。          | 【P32, 20 题】     |
|-------------|-------------------|------------------|-----------------|
| A. 可实现外设的   | 即插即用和热拔插          |                  |                 |
| B. 可通过级联方   | 式连接多台外设           |                  |                 |
| C. 是一种通信总   | 线,连接不同外设          |                  |                 |
| D. 同时可传输 2  | 位数据,数据传输率高        |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
| 6.【2013】下列: | 选项中,用于设备和设备控制     | 則器(I/0 接口)之间互连的技 | 接口标准是( )。       |
|             |                   |                  | 【P42, 19 题】     |
| A. PCI      | B. USB            | C. AGP           | D. PCI-Express  |
|             |                   |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
|             |                   |                  |                 |
| 7.【2014】某同  | 步总线采用数据线和地址线复     | 夏用方式,其中地址/数据线》   | 有 32 根, 总线时钟频率为 |
| 66MHz, 每个时旬 | 中周期传送两次数据(上升沿和    | 和下降沿各传送一次数据),    | 该总线的最大数据传输率     |
| (总线带宽)是(    | )。                |                  | 【P50,19 题】      |
| A. 132MBps  | B. <b>264MBps</b> | C. 528MBps       | D. 1056MBps     |

| 8. 【2014】一次总线事务 | 务中,主设备只需给出一个首 | 地址,从设备就能从首地 | 也址开始的若干连续单 |
|-----------------|---------------|-------------|------------|
| 元读出或写入多个数据。     | 这种总线事务方式称为()。 |             | 【P50,20题】  |

- A. 并行传输
- B. 串行传输
- C. 突发传输 D. 同步传输

9. 【2015】下列有关总线定时的叙述中,错误的是()。

【P60,19题】

- A. 异步通信方式中, 全互锁协议最慢
- B. 异步通信方式中, 非互锁协议的可靠性最差
- C. 同步通信方式中, 同步时钟信号可由各设备提供
- D. 半同步通信方式中, 握手信号的采样由同步时钟控制

10.【2016】下列关于总线设计的叙述中,错误的是()。

【P70,21题】

- A. 并行总线传输比串行总线传输速度快 B. 采用信号线复用技术可减少信号线数量
- C. 采用突发传输方式可提高总线数据传输率 D. 采用分离事务通信方式可提高总线利用率

11. 【2017】下列关于多总线结构的叙述中, 错误的是()。

【P79,20题】

A. 靠近 CPU 的总线速度较快

B. 存储器总线可支持突发传送方式

C. 总线之间须通过桥接器相连

D. PCI-Express×16采用并行传输方式

12.【2018】下列选项中,可提高同步总线数据传输率的是()。

【P87,21题】

I. 增加总线宽度

II. 提高总线工作频率

III. 支持突发传输 IV. 采用地址/数据线复用

A. 仅 I、II B. 仅 I、II、III C. 仅 III、IV D. I、II、III 和 IV

13. 【2019】假定一台计算机采用 3 通道存储器总线, 配套的内存条型号为 DDR3-1333, 即内存条所 接插的存储器总线的工作频率为1333MHz, 总线宽度为64位, 则存储器总线的总带宽大约是

( )。

【P98,19题】

A. 10.66GBps

B. **32GBps** 

C. **64GBps** 

D. **96GBps** 

14. 【2020】QPI 总线是一种点对点全双工同步串行总线, 总线上的设备可同时接收和发送信息, 每 个方向可同时传输 20 位信息(16 位数据+4 位校验位),每个 QPI 数据包有 80 位信息,分 2 个时钟周 期传送,每个时钟周期传递2次。因此,QPI总线带宽为:每秒传送次数×2B×2。若QPI时钟频率 为2.4GHz,则总线带宽为()。 【P107, 19 题】

A. 4.8GBps

B**. 9.6GBps** 

C. 19.2GBps

D. 38.4GBps

15. 【2021】下列关于总线的叙述中,错误的是()。

【P118,19题】

- A. 总线是在两个或多个部件之间进行数据交换的传输介质
- B. 同步总线由时钟信号定时, 时钟频率不一定等于工作频率
- C. 异步总线由握手信号定时, 一次握手过程完成一位数据交换
- D. 突发(Burst)传送总线事务可以在总线上连续传送多个数据

## 6.2I/O 系统的基本概念

1. 【2010】假定一台计算机是显示存储器用 DRAM 芯片实现, 若要求显示分辨率为1600×1200, 颜色深度为 24 位, 帧频为85 Hz, 显存总带宽的50%用于刷新屏幕, 则需要的显存总带宽至少约为 ( )。

A. 245Mbps

B. 979Mbps

C. 1958Mbps

D. 7834Mbps

## 6.31/0 接口

1. 【2014】下列有关 I/O 接口的叙述中, 错误的是( )。

【P50,21题】

- A. 状态端口和控制端口可以合用同一个寄存器
- B. I/O 接口中 CPU 可访问的寄存器称为 I/O 端口
- C. 采用独立编址方式时, I/O 端口地址和主存地址可能相同
- D. 采用统一编址方式时, CPU 不能用访存指令访问 I/O 端口

2.【2017】I/0 指令实现的数据传送通常发生在()。

【P79,21题】

A. I/0 设备和 I/0 端口之间

B. 通用寄存器和 I/O 设备之间

C. I/O 端口和 I/O 端口之间

D. 通用寄存器和 I/O 端口之间

3. 【2021】下列选项中, 不属于 I/O 接口的是( )。

【P118, 20 题】

A. 磁盘驱动器 B. 打印机适配器 C. 网络控制器 D. 可编程中断控制器

## 6.41/0 方式

1.【2010】单级中断系统中,中断服务程序内的执行顺序是()。

【P13,21 题】

I. 保护现场

II. 开中断 III. 关中断

IV. 保存断点

V. 中断事件处理

VI. 恢复现场 VII. 中断返回

A.  $I \rightarrow V \rightarrow VI \rightarrow II \rightarrow VII$ 

B. III  $\rightarrow$  I  $\rightarrow$  V  $\rightarrow$  VII

C. III $\rightarrow$ IV $\rightarrow$ V $\rightarrow$ VI $\rightarrow$ VII

D. IV  $\rightarrow$  I  $\rightarrow$  V  $\rightarrow$  VI  $\rightarrow$  VII

2. 某计算机有五级中断 $L_4 \sim L_0$ , 中断屏蔽字为 $M_4M_3M_2M_1M_0$ ,  $M_i = 1(0 \le i \le 4)$ 表示对 $L_i$ 级中断进 行屏蔽。若中断响应优先级从高到低的顺序是 $L_0 \rightarrow L_1 \rightarrow L_2 \rightarrow L_3 \rightarrow L_4$ ,且要求中断处理优先级从 高到低的顺序为 $L_4 \rightarrow L_0 \rightarrow L_2 \rightarrow L_1 \rightarrow L_3$ ,则 $L_1$ 的中断处理程序中设置的中断屏蔽字是()

【P22,21题】

A. 11110

B. 01101

C. 00011

D. 01010

3. 【2011】某计算机处理器主频为50MHz, 采用定时查询方式控制设备A的 I/0, 查询程序运行一次 所用的时钟周期数至少为500。在设备 A 工作期间, 为保证数据不丢失, 每秒需对其查询至少200 次,则 CPU 用于设备 A 的 I/O 的时间占整个 CPU 时间的百分比至少是()。 【P22,22题】

- A. 0.02%
- B. 0.05%
- C. 0.20%
- D. 0.50%

4. 【2013】下列关于中断 I/0 方式和 DMA 方式比较的叙述中, 错误的是( )。 【P42,22题】

A. 中断 I/O 方式请求的是 CPU 处理时间, DMA 方式请求的是总线使用权

B. 中断响应发生在一条指令执行结束后, DMA 响应发生在一个总线事务完成后

C. 中断 I/O 方式下数据传送通过软件完成, DMA 方式下数据传送由硬件完成

D. 中断 I/O 方式适用于所有外部设备, DMA 方式仅适用于快速外部设备

| <b>ム州リ・</b>    | 5 5和 元               | 从100 月升/10分前                          | S 医 至 方 关          |
|----------------|----------------------|---------------------------------------|--------------------|
| 5.【2014】若某设行   | 备中断请求的响应和处理!         | 时间为 100ns, 每 400ns 发                  |                    |
|                |                      |                                       | ₹设备的 I/0 时间占整个 CPU |
| 时间的百分比至少       |                      | , , , , , , , , , , , , , , , , , , , | 【P50, 22 题】        |
| A. 12.5%       | В. 25%               | C. 37.5%                              | D. 50%             |
| n. 12.570      | D. 2370              | 0. 37.370                             | D. 3070            |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
| 6.【2015】在采用中   | 中断 I/0 方式控制打印输       | 出的情况下, CPU 和打印挖                       | 控制接口中的 I/0 端口之间交   |
| 换的信息不可能是(      | ().                  |                                       | 【P60,21题】          |
| A. 打印字符        | B. 主存地址              | C. 设备状态                               | D. 控制命令            |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
| 7 【2016】 巳帝县-  | 比人执行过程由左外理界          | <b>山郊发生的快速重化</b> 山                    | 断是来自处理器外部的请求事      |
|                |                      |                                       |                    |
|                | 或异常情况的叙述中,错误<br>星工中概 |                                       | 【P70, 22 题】        |
| A. "访存时缺页"属于中断 |                      | B. "整数除以 0"                           |                    |
| C. "DMA 传送结束"  | 禹 <b>丁</b> 中断        | D. "存储保护错"                            | <b>禹丁异常</b>        |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
|                |                      |                                       |                    |
| 8. 【2017】下列关   | 于多重中断系统的叙述中,         | 错误的是()。                               | 【P79, 22 题】        |

- A. 在一条指令执行结束时响应中断
- B. 中断处理期间 CPU 处于关中断状态
- C. 中断请求的产生与当前指令的执行无关
- D. CPU 通过采样中断请求信号检测中断请求

- 9. 【2017】系统将数据从磁盘读到内存的过程包括以下操作:
- ① DMA 控制器发出中断请求
- ② 初始化 DMA 控制器并启动磁盘
- ③ 从磁盘传输一块数据到内存缓冲区 ④ 执行"DMA结束"中断服务程序

正确的执行顺序是()。

【P80,32题】

- $A. \ \ 3 \rightarrow \ \ 1) \rightarrow \ \ 2) \rightarrow \ \ 4$   $B. \ \ 2) \rightarrow \ \ 3 \rightarrow \ \ 1) \rightarrow \ \ 4$   $C. \ \ 2 \rightarrow \ \ 1) \rightarrow \ \ 3 \rightarrow \ \ 4$   $D. \ \ 1) \rightarrow \ \ 2 \rightarrow \ \ 4 \rightarrow \ \ 3$

10. 【2018】下列关于外部 I/O 中断的叙述中, 正确的是( )。

【P87,22题】

- A. 中断控制器按所接收中断请求的先后次序进行中断优先级排队
- B. CPU 响应中断时, 通过执行中断隐指令完成通用寄存器的保护
- C. CPU 只有在处于中断允许状态时,才能响应外部设备的中断请求
- D. 有中断请求时, CPU 立即暂停当前指令执行, 转去执行中断服务程序

- 11. 【2019】某设备以中断方式与 CPU 进行数据交换, CPU 主频为1GHz, 设备接口中的数据缓冲寄存 器为 32 位, 设备的数据传输率为50kBps。若每次中断开销(包括中断响应和中断处理)为 1000 个时 钟周期,则 CPU 用于该设备输入/输出的时间占整个 CPU 时间的百分比最多是()。 【P99,21 题】
- A. 1.25%
- B. 2.5%
- C. 5%
- D. 12.5%

12. 【2019】下列关于 DMA 方式的叙述中, 正确的是( )。

【P99,22题】

- I. DMA 传送前由设备驱动程序设置传送参数
- II. 数据传送前由 DMA 控制器请求总线使用权
- III. 数据传送由 DMA 控制器直接控制总线完成
- IV. DMA 传送结束后的处理由中断服务程序完成

- A. 仅 I、II B. 仅 I、III、IV C. 仅 II、III、IV D. I、II、III、IV

- 13. 【2020】外部中断包括不可屏蔽中断(NMI)和可屏蔽中断,下列关于外部中断的叙述,错误的是 ( )。 【P108, 21 题】
- A. CPU 处于关中断状态时, 也能响应 NMI 请求
- B. 一旦可屏蔽中断请求信号有效, CPU 将立即响应
- C. 不可屏蔽中断的优先级比可屏蔽中断的优先级高
- D. 可通过中断屏蔽字改变可屏蔽中断的处理优先级

14. 【2020】若设备采用周期挪用 DMA 方式进行输入和输出, 每次 DMA 传送的数据块大小为 512 字 节,相应的 I/O 接口中有一个 32 位数据缓冲寄存器。对于数据输入过程,下列叙述中,错误的是 ().

## 【P108, 22 题】

- A. 每准备好 32 位数据, DMA 控制器就发出一次总线请求
- B. 相对于 CPU, DMA 控制器的总线使用权的优先级更高
- C. 在整个数据块的传送过程中, CPU 不可以访问主存储器
- D. 数据块传送结束时, 会产生"DMA 传送结束"中断请求

- 15. 【2021】异常事件在当前指令执行过程中进行检测, 中断请求则在当前指令执行后进行检测。 下列事件中,相应处理程序执行后,必须回到当前指令重新执行的是()。 【P118,21 题】

- A. 系统调用 B. 页缺失 C. DMA 传送结束 D. 打印机缺纸

- 16. 【2021】下列是关于多重中断系统中 CPU 响应中断的叙述, 其中错误的是( )。【P118, 22 题】
- A. 仅在用户态(执行用户程序)下, CPU 才能检测和响应中断
- B. CPU 只有在检测到中断请求信号后,才会进入中断响应周期
- C. 进入中断响应周期时, CPU 一定处于中断允许(开中断)状态
- D. 若 CPU 检测到中断请求信号,则一定存在未被屏蔽的中断源请求信号

- 17. 【2009】某计算机的 CPU 主频为500MHz, CPI 为 5(即执行每条指令平均需 5 个时钟周期)。假 定某外设的数据传输率为0.5MB/s,采用中断方式与主机进行数据传送,以 32 位为传输单位,对应的 中断服务程序包含 18 条指令,中断服务的其他开销相当于 2 条指令的执行时间。请回答下列问题, 要求给出计算过程。 【P6,43题】
- (1) 在中断方式下, CPU 用于该外设 I/O 的时间占整个 CPU 时间的百分比是多少?
- (2) 当该外设的数据传输率达到5MB/s时, 改用 DMA 方式传送数据。假定每次 DMA 传送块大小为 5000B, 且 DMA 预处理和后处理的总开销为 500 个时钟周期, 则 CPU 用于该外设 I/O 的时间占整个 CPU 时间的百分比是多少?(假设 DMA 与 CPU 之间没有访存冲突)

- 18. 【2016】假定 CPU 主频为50MHz, CPI为 4。设备 D 采用异步串行通信方式向主机传送 7 位 ASCII字符, 通信规程中有 1 位奇校验位和 1 位停止位, 从 D 接收启动命令到字符送入 I/O 端口需要 0.5ms。请回答下列问题, 要求说明理由。 【P74, 44 题】
- (1)每传送一个字符,在异步串行通信线上共需传输多少位?在设备 D 持续工作过程中,每秒钟最多可向 I/0 端口送入多少个字符?
- (2)设备 D 采用中断方式进行输入/输出,示意图如下:



I/O 端口每收到一个字符申请一次中断,中断响应需 10 个时钟周期,中断服务程序共有 20 条指令,其中第 15 条指令启动 D 工作。若 CPU 需从 D 读取 1000 个字符,则完成这一任务所需时间大约是多少个时钟周期?CPU 用于完成这一任务的时间大约是多少个时钟周期?在中断响应阶段 CPU 进行了哪些操作?

19. 【2018】假定计算机的主频为500MHz, CPI为 4。现有设备A和B, 其数据传输率分别为2MBps和 40MBps, 对应 I/0 接口中各有一个 32 位数据缓冲寄存器。请回答下列问题, 要求给出计算过程。

【P92,43 题】

- (1) 若设备A采用定时查询I/O方式,每次输入/输出都至少执行 10 条指令。设备A最多间隔多长时间 查询一次才能不丢失数据?CPU 用于设备 A 输入/输出的时间占 CPU 总时间的百分比至少是多少? (2) 在中断 I/O 方式下, 若每次中断响应和中断处理的总时钟周期数至少为 400, 则设备 B 能否采用 中断 I/0 方式?为什么?
- (3) 若设备 B 采用 DMA 方式,每次 DMA 传送的数据块大小为1000B, CPU 用于 DMA 预处理和后处理的 总时钟周期数为500,则CPU用于设备B输/输出的时间占CPU总时间的百分比最大是多少?